您的位置:电子发烧友网 > 电子技术应用 > 电源管理 > 开关电源 >
多模式开关电源控制芯片的低功耗设计方案(2)
2012年02月08日 10:50 来源:《固体电子学研究与进展 作者:郝炳贤,吴晓波,陈 我要评论(0)
图5为5 V稳定电压源(REG)的电路原理。其中P1、P2、P3、P4组成共源共栅结构,可以提高电流镜的镜像精度,同时提高电源抑制比。Q3、Q4、R 1、R2组成一个带隙基准电压,这样可以减小额外的电流支路,降低功耗。Q1、Q2组成达林顿结构,增加输出能力。P5、P6增加匹配,减小沟道长度调制效应。Q1、Q2、R3、R4、R5、R6、Q4、P5、P6组成一个负反馈环路,将REG电压稳定在5 V。图中C具有两种作用:1、记忆直流工作点;2、补偿环路电容。
稳压机理如下:当负载增加时,REG电压下降,则Q4基极下降,集电极升高,经过P5、P6,使得Q1、Q2基极升高,REG 电压升高;反之亦然。
REG电压是片上多数模块的供电电压,驱动能力设计为4mA。
图5 5 V 稳定电压源
1.4 4.3 V稳定电压源
4.3 V 的稳定电压源(VDD-AD)用来在轻载时为系统供电,始终保持工作,在BURST模式下由它为模拟模块供电。
图6 4.3 V 的稳定电压源
是带隙基准电压,通过一个运放、一个达林顿结构的晶体管和一个电阻分压网络组成负反馈环路来产生4.3 V 的稳定电压。其稳压机理如下:当负载增大时,VDD-AD电压下降,此时A点电压下降,使运放的输出上升,则Q1、Q2基极升高,REG电压重新升高,获得稳定;反之亦然。
VDD-AD是检测模块的供电电压,设计驱动能力为2 mA.芯片负载减小时,关断REG,减小了芯片的静态功耗,这样既能保证芯片的驱动能力,又同时降低了芯片的静态功耗。
图7 REF-OK 电路的设计
1.5 REF_OK模块
REF_0K模块用以标志电源系统是否建立好,以控制决定供电单元是否正常开始工作。其中两个比较参考电平REFOK1、REF0K2的关系始终保持为REFOK1
表3 REF_OK 的基本功能表
1.6 模式控制逻辑
模式控制逻辑用以保证在进行模式选择时,电源系统正常工作。当FB电压底于0.5 V时,该控制逻辑通过内部电流滞回比较器自动选择进入待机模式。RUN信号(其为高电位有效)用来关断绿色多模式反激变换器中的其它控制模块,以实现低待机功耗。
图8 模式控制逻辑
2.版图设计及测试结果
2.1 版图设计
图9给出了制得的多模式开关电源控制芯片的显微照片,其中用线框标出的部分就是所设计的供电模块,包括:欠压锁定电路,数字电源,模拟电压源(5 V稳定电压源,4.3 V稳定电压源),REF_OK等子模块。两个模拟电压源因功率较大,可视为热源,将其统一放置在版图的左边,而PTAT、带隙基准等敏感模块则尽量远离热源,放置在版图的右边,欠压锁定电路也放置在版图的右上角。
图9 芯片的显微照片
2.2 Regulator的测试
5 V 电压的PSR测试波形如图10所示。由此图可见,其PSR可以达到-60 dB.该供电模块在工作频率为40~130 kHz的绿色多模式反激式控制器中的应用表明,它对来自电源的干扰具有较好的抑制能力。
图10 5 V电源的PSR
2.3 供电系统的测试
UVLO的启动电流测量值仅为17.8 A,实现了系统的低启动电流。系统上电和掉电的测试结果如图11和图12所示。可见系统在VDD的设置门限内工作良好,REF-OK可以正确指示各个供电模块正常工作。掉电过程正好相反。
图11 供电模块的上电和掉电过程(1)
图12 供电模块的上电和掉电过程(2)
本文导航
- 第 1 页:多模式开关电源控制芯片的低功耗设计方案(1)
- 第 2 页:5 V基准电压源(REG)
- 第 3 页:模式控制和效率测试
标签: