UHF频段无线收发信机前端设计 - 全文
本文在438~470 MHz频段设计了一款音/数两用收发信机,可组网使用,其发射功率最大可达5 W,通信视距达公里以上,可完全满足工厂各项测控数据和命令的音/数信号传输,提高了工厂的生产效率和现代化程度。
1 收发机原理系统设计
无线收发信机中接收机大体上可分为超外差结构、零中频结构和数字中频接收机等,如图1所示。其中超外差结构是指将接收到的射频信号于本地振荡器产生的信号进行混频,然后利用滤波器取出两者的差值作为中频信号,可根据系统的需要进行一次或多次混频。混频的次数和中频信号的选取要结合中频滤波器的设计和镜像抑制、信号带宽、噪声等综合考量设计。
发射部分由于数字的MSK调制也是在音频范围内实现,所以采用音频信号通过调制锁相环的参考晶体振荡器的外接变容二极管电容来实现,通过电容的改变拉动锁相环参考频率的改变,从而间接控制VCO的输出改变,实现调制功能。
数字调制部分采用了MSK方式进行调制,MSK调制称为最小频移键控,是一种特殊形式的FSK调制,其频差是满足两个频率相互正交的最小频差,并要求 FSK信号的相位连续。其频差△f=f2-f1。由于要传输的测控数据速率较低,MSK调制直接采用芯片MX469实现。选用1 200 Hz和1 800 Hz组合作为MSK调制的2个输出信号。
为达到设计的小型化和低成本,设计中采用市场上成熟的无线收发芯片结合外部电路实现。收发芯片采用TH7122,它具有一次变频和内置锁相环,同时集成1个低噪声放大器和解调单元,可通过向内部寄存器写入数据改变锁相环的输出频率,满足接收时混频本振源和发射时载波的产生。
由于芯片只能进行一次混频,中频为了易于选择通用器件定为10.7 MHz,这就造成镜像信号难以抑制。为此设计中采用加入PIN电调滤波器抑制镜像信号和对信道预选。对于二端口级联系统,噪声计算公式为:
由此可知若第一级增益较大则级联系统噪声主要由第一级LNA的噪声决定。对于滤波器等损耗性电路,其损耗就噪声系数。因此前述的在内部LNA前加入PIN 滤波器和谐波滤波器恶化了系统噪声,在滤波器之前加入一级外接LNA,使其有高增益和低噪声,这样系统噪声就主要有外部LNA和谐波滤波器损耗决定。
接收灵敏度是收发机的一项主要指标,它与信道带宽B,噪声系数NF,信号调制类型的调制特性函数KM等有如下关系:
当信道带宽为30 kHz,模拟调制所需信纳比KM为10 dB,NF为5 dB时,计算得到灵敏度为-112 dB。理论值高于要求的灵敏度指标。
2 部分外部电路设计
2.1 T/R开关部分设计
PIN管被用作开关时,与机电耦合开关相比具有较高的可靠性,良好的机械强度和开关速度。经典的PIN开关由一个和发射端串联PIN管,与另一个和接收端并联PIN管经1/4波长线与天线相连组成。具体如仿真图2所示。当处于发射态时,2个PIN管都加入正向偏压,发射信号经过相当于小电阻的串联PIN管进入天线,而并联PIN管对地也呈现一个小电阻,短路了接收的天线信号,避免引起接收过载。发射通路的插损和接收通路的隔离度主要由PIN管的正向导通电阻决定。如1Ω的正向电阻在10%带宽内可获得超过30 dB的隔离度和小于0.2 dB的插损。
接收状态时,PIN管加零或负偏压。这时PIN管等效为一个小电容Ct,使天线和接收机之间仅有很小的插损。但在发射机和天线之间由于PIN串联,Ct等效为高阻抗,产生高的隔离度。
T/R开关所能承受的最大功率Pd,与PIN管的额定功率P1,正向导通电阻R,以及天线端的驻波S关系如下:
由于发射功率最大为5 W,依据公式经过反复选择,选用SKYWORKS公司的SMP1322-11系列,具有导通电阻小,截止电容小等特点,导通电流为10 mA时,最大R为0.5 Ω。在Zo为50 Ω的系统中即使天线完全失配,Pd为6.25 W,大于5 W,保证开关不会烧毁。
经过在ADS中仿真优化,确定开关电压为5 V,电流为100 mA。当处于发射状态时,通路插损为0.3 dB,另两路隔离度为25 dB以上,发射端失配,天线和接收端驻波在1.3以下。
接收状态时,通路插损也为0.3 dB,隔离度为25 dB 。除发射端失配外,天线和接收端驻波小于1.3,满足了系统要求。图3为ADS仿真结果,实际调试结果与仿真较吻合。
2.2 外接低噪声放大器设计
由前面的分析可知,要减小系统的噪声就需要在滤波器前加入一级高增益、低噪声的放大器。在对器件的选择上,选择了安华高的HEMT器件ATF-54143,它具有超低的噪声系数和较高的线性增益。
设计放大器的第一步就是使器件在整个工作带宽内及邻近区域内稳定。将放大器等效为二端口网络,则二端口稳定的必要条件可表示为:
只要满足上述条件,LNA就无条件稳定。一般LNA不会在全频段内都稳定,因此需要添加外部电路使其稳定,最常用的稳定措施是加入负反馈。本设计中就是通过在源级加入电感反馈使器件稳定,偏置点的选择采用了手册推荐的Vds=3 V,Id=60 mA。LNA设计的要点是找到最佳噪声点并进行匹配。对于单级LNA而言,等效为二端口网络其噪声系数可表达为:
Fmin为LNA管的最小噪声系数,Гs为源反射系数,Гopt和RN分别为最佳噪声反射系数和等效噪声电阻。在LNA设计时就是要将输入端匹配至最佳噪声点,但有时为了兼顾驻波,增益指标也要进行适当的平衡选择,在宽带设计中为了保证增益平坦度,往往还要加入负反馈等。实际设计在ADS中仿真如图4所示,输入和输出中都是用π型匹配,仿真结果如图5所示,增益在20 dB,噪声<0.1 dB,实际调试中由于匹配元件Q值,以及电路布线等原因都对噪声产生巨大影响,调试结果在全频段内噪声<1.1 dB。
2.3 锁相环及混频解调部分设计
TH7122内部集成一个整数分频PLL电路,PLL电路是通过一个负反馈回路进行频率合成,其输出频率fVCO是鉴相频率fRO的整数倍N,fR由参考晶振频率R分频所得。鉴相器将fVCO的N分频信号fN与fR的相位差值转变为电信号经过环路滤波控制VCO产生想要的频率。本设计中参考频率采用10 MHz无源晶振,根据不同接收或发射频率向N和R寄存器中写入分频值。
混频部分根据芯片设定为下变频,中频设为10.7 MHz。为达到镜像抑制40 dB和较好的信道选择性,设计了一个四频段PIN开关滤波器。该滤波器采用四级电容耦合切比雪夫方式实现,由PIN开关控制接入四级谐振单元的电容变换滤波器的通频带。每个通频带宽为10 MHz,带外20 M抑制40 dB。4个通频带中心分别为440 MHz,450 MHz,460MHz,470MHz。中频滤波器采用村田公司的CDSCB10M7GA,中心频率10.7 MHz。信号经过中频滤波器后进入芯片内部的中频放大部分,经放大后进入鉴频单元,鉴频器同样选用村田公司的SFECF10M7HAOO,经过鉴频输出后,将中频信号转换为音频信号,经过Salley-Key滤波后经音频放大器放大输出。
发射信号的调制由于无论是语音信号还是MSK调制信号最终都是在音频范围内的模拟信号,经过实验采用了简单易行的模拟信号经过Sal-ley-Key滤波后去调制PLL电路使载波产生偏移,实现调制。因为无源晶振需要外接1个负载电容接地工作,电容的变化会引起晶振工作频率的偏移,故将晶振负载电容分为固定电容C和变容二极管Dc串联两部分,模拟信号接入C与Dc之间,让模拟电压调制信号控制变容二极管电容,拉动晶振工作频率偏移,从而引起fR变化,最终间接调制fVCO,实现调制功能。VCO输出经过芯片内部放大器输出5~10 mW。为达到发射功率为5 W,设计中采取由BFG540W匹配设计的驱动放大器和π型衰减结合将功率驱动到50mW,再经过功率放大器RA07M4047将功率放大为5 W以上,经过低通谐波滤波器滤除谐波后发射,图6是总体的原理图。
3 结束语
由于该系统主要应用于音频及低速率MSK通信,对交调和动态范围等指标要求不高。在设计中基于TH7122内部已集成整个收发系统的基础上,为了扩展通信带宽,提高灵敏度和镜像抑制以及输出功率的要求,增加了外接LNA,镜像抑制滤波器和功率提升电路。TH7122芯片的资料可直接参考手册,在绘制整个系统的PCB时,参考手册的电路连接和PCB板标准,根据基板厚度和材质计算好50 Ω微带线的宽度,走线尽量避免回型和相互的串扰,加大接地面和上下地的穿孔连接等射频PCB板的基本原则。经过仿真和调试。基本满足了系统需求。
- 第 1 页:UHF频段无线收发信机前端设计
- 第 2 页:外接低噪声放大器设计
本文导航
非常好我支持^.^
(1) 100%
不好我反对
(0) 0%
相关阅读:
- [EDA/IC设计] 数字芯片设计流程 2023-09-19
- [电子说] 芯片的前端设计包括哪些 2023-09-14
- [电子说] 思尔芯亮相第十届中国-中亚合作论坛暨中国与中亚国家成果展,全方位EDA解决 2023-09-12
- [电子说] 国芯思辰|2.4GHz频段GC1103可用于RFID标签芯片模拟射频前端设计 2023-06-12
- [电子说] 芯片设计包含哪些内容 芯片设计流程详解 2023-07-19
- [电子说] 高速比较器应用于ToF激光雷达前端设计——HA1007应用指南1 2023-07-01
- [电子说] ASIC数字设计:前端设计、验证、后端实现 2023-07-02
- [EDA/IC设计] 数字IC前端设计流程及工具 2023-06-25
( 发表人:简单幸福 )