0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于高频电路设计布线技巧的分析和应用介绍

发烧友研习社 来源:djl 2019-10-25 14:38 次阅读

如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路。高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要!

【第一招】多层板布线

高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求我们在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。

【第二招】高速电子器件管脚间的引线弯折越少越好

关于高频电路设计布线技巧的分析和应用介绍

高频电路布线的引线最好采用全直线,需要转折,可用45度折线或者圆弧转折,这种要求在低频电路中仅仅用于提高铜箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合

【第三招】高频电路器件管脚间的引线越短越好

信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。

【第四招】高频电路器件管脚间的引线层间交替越少越好

所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好。据侧,一个过孔可带来约0.5pF的分布电容,减少过孔数能显著提高速度和减少数据出错的可能性。

【第五招】注意信号线近距离平行走线引入的“串扰”

高频电路布线要注意信号线近距离平行走线所引入的“串扰”,串扰是指没有直接连接的信号线之间的耦合现象。由于高频信号沿着传输线是以电磁波的形式传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生的不期望的噪声信号称为串扰(Crosstalk)。PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对串扰都有一定的影响。所以为了减少高频信号的串扰,在布线的时候要求尽可能的做到以下几点:

在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰。当信号线周围的空间本身就存在时变的电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰。

在布线空间许可的前提下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直而不要平行。如果同一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直。

数字电路中,通常的时钟信号都是边沿变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰。对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性。

闲置不用的输入端不要悬空,而是将其接地或接电源(电源在高频信号回路中也是地),因为悬空的线有可能等效于发射天线,接地就能抑制发射。实践证明,用这种办法消除串扰有时能立即见效。

【第六招】集成电路块的电源引脚增加高频退藕电容

每个集成电路块的电源引脚就近增一个高频退藕电容。增加电源引脚的高频退藕电容,可以有效地抑制电源引脚上的高频谐波形成干扰。

【第七招】高频数字信号的地线和模拟信号地线做隔离

模拟地线、数字地线等接往公共地线时要用高频扼流磁珠连接或者直接隔离并选择合适的地方单点互联。高频数字信号的地线的地电位一般是不一致的,两者直接常常存在一定的电压差,而且,高频数字信号的地线还常常带有非常丰富的高频信号的谐波分量,当直接连接数字信号地线和模拟信号地线时,高频信号的谐波就会通过地线耦合的方式对模拟信号进行干扰。所以通常情况下,对高频数字信号的地线和模拟信号的地线是要做隔离的,可以采用在合适位置单点互联的方式,或者采用高频扼流磁珠互联的方式。

【第八招】避免走线形成的环路

各类高频信号走线尽量不要形成环路,若无法避免则应使环路面积尽量小。

【第九招】必须保证良好的信号阻抗匹配

信号在传输的过程中,当阻抗不匹配的时候,信号就会在传输通道中发生信号的反射,反射会使合成信号形成过冲,导致信号在逻辑门限附近波动。

消除反射的根本办法是使传输信号的阻抗良好匹配,由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等。同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,必须要遵守以下布线规则:

USB布线规则。要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil。

HDMI布线规则。要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil。

LVDS布线规则。要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆

DDR布线规则。DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线必须满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以保证信号的阻抗匹配。

【第十招】保持信号传输的完整性

保持信号传输的完整性,防止由于地线分割引起的“地弹现象”。

PCB即印制电路板,是电子电路的承载体,同时,也是电路设计的最后一个环节。现在的电子产品中,内部构造都要使用到PCB。PCB如此重要,我们应该如何系统、完善地学习PCB印制板设计?

很多人想参加线下培训班,但动辄成千上万的培训费用让人望而怯步,转而通过自学的途径,想快速学会PCB设计,但基于PCB设计的特殊性,且网络上也很少、缺乏系统、全面的PCB设计系列课程,学习的内容一知半解、无法运用于具体实际项目中。

为帮助大家能够更好、更快速、系统化掌握PCB设计核心知识,电子发烧友学院联合林超文团队精心打造PCB设计快速入门系列课程,旨在为广大热衷于PCB制造的初学者、工程师们提供一个很好的系统化、科学学习PCB设计的机会!

林老师在硬件互联设计领域,拥有PCB一线十多年的管理经验。精通CadenceMentorPADSAD、HyperLynx等多种PCB设计仿真工具,长期带领团队攻关军工、通讯等多领域高精尖设计仿真项目。出版过多部EDA书籍,系列书籍被业界人士称为“高速PCB设计宝典”。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5388

    文章

    11545

    浏览量

    361790
  • 电路设计
    +关注

    关注

    6673

    文章

    2452

    浏览量

    204337
  • 信号传输
    +关注

    关注

    4

    文章

    427

    浏览量

    20181
收藏 人收藏

    评论

    相关推荐

    高频电路布线有什么要求吗

    高频电路,以其高度集成化和密集布线的特质,对设计师提出了严峻挑战。采用多层板布局,不仅是应对这一挑战的策略,更是优化信号完整性、降低电磁干扰的智慧之举。通过精心规划印制板的层数与尺寸,设计师能够在
    的头像 发表于 09-25 16:23 251次阅读

    高频电路设计中的串扰问题

    高频电路的精密布局中,信号线的近距离平行布线往往成为引发“串扰”现象的潜在因素。串扰,这一术语描述的是未直接相连的信号线间因电磁耦合而产生的不期望噪声信号,它如同电路中的隐形干扰源,
    的头像 发表于 09-25 16:04 262次阅读

    元器件布线的要点有哪些

    元器件的布线是一个至关重要的环节。合理的布线不仅能够确保电路的稳定性和可靠性,还能有效减少电磁干扰、提高信号质量。以下是关于元器件布线的一些
    的头像 发表于 09-25 15:27 266次阅读

    高频电路设计中的关键指标

    为了确保高频电路的高效运行和可靠性,一系列性能指标被提出并严格遵循。这些性能指标涵盖了增益、通频带、选择性、噪声系数和稳定性等多个方面,下面将逐一探讨这些关键指标及其在高频电路设计中的
    的头像 发表于 09-20 16:31 543次阅读

    高频电路、数字电路和模拟电路介绍

    处理高频率信号的电路。它主要用于无线电波的传输、接收、调制、解调以及放大等过程。与微波电路相比,高频电路的频率范围通常较低,但仍然远高于我们
    的头像 发表于 09-20 16:27 756次阅读

    陶瓷电容的高频特性

    陶瓷电容以其小尺寸、高耐压、优良频率和稳定性,在高频电路设计中占据重要地位。其低损耗、低ESR和ESL及稳定温度特性,满足高频电路需求,提升电子设备性能。
    的头像 发表于 08-27 11:40 499次阅读
    陶瓷电容的<b class='flag-5'>高频</b>特性

    陶瓷电容的高频特性

    陶瓷电容以其小尺寸、高耐压、优良频率和稳定性,在高频电路设计中占据重要地位。其低损耗、低ESR和ESL及稳定温度特性,满足高频电路需求,提升电子设备性能。
    的头像 发表于 08-27 11:03 353次阅读
    陶瓷电容的<b class='flag-5'>高频</b>特性

    电路中怎样消除高频干扰

    在电子电路设计中,高频干扰是一个常见的问题,它可能导致电路性能下降、数据传输错误甚至设备损坏。因此,消除或减少高频干扰是电路设计中的一个重要
    的头像 发表于 08-22 11:05 1755次阅读

    蛇形走线设计在电路布线中的秘密

    布线方式,经常出现在高频电路板等特定应用中。这种走线方式名称来源于其外形,因为线路呈现出类似蛇形的弯曲形态。在电路设计中使用蛇形走线并非出于美观,而是出于对电气性能的考虑。那么,蛇形
    的头像 发表于 08-20 09:18 334次阅读

    获得高频输出的方法AT技术

    获得高频输出的方法(第三部:反向台形AT型石英晶体)反向台形AT型石英晶体的概况与特性介绍【序文】上次为止,我们介绍了使用倍频电路和锁相环电路
    的头像 发表于 08-15 10:55 262次阅读
    获得<b class='flag-5'>高频</b>输出的方法AT技术

    专用集成电路设计流程是什么 专用集成电路的特点有哪些

    )是与通用集成电路(General Purpose Integrated Circuit,简称GPIC)不同的一类集成电路。专用集成电路的设计流程包括需求分析、设计、验证、布局
    的头像 发表于 05-04 17:20 1829次阅读

    专用集成电路设计流程包括 专用集成电路的特点包括

    专用集成电路(ASIC)设计流程是指将特定应用需求转化为硅芯片的过程。下面将详细介绍ASIC设计流程,并进一步探讨ASIC的特点。 一、ASIC设计流程: 需求分析:确定设计要求和功能需求。 架构
    的头像 发表于 05-04 15:00 632次阅读

    0欧电阻在电路设计中的巧妙用处

    **0欧电阻在电路设计中的巧妙用处 ** 零欧姆电阻又称为跨接电阻器,是一种特殊用途的电阻,0欧姆电阻的并非真正的阻值为零,欧姆电阻实际是电阻值很小的电阻。 本文分析0欧电阻在电路设计中的巧妙
    发表于 03-29 15:56

    高频高密度PCB布局设计注意事项

    的布局也就成了大家设计PCB高频板时候需要探讨的关键点。接下来深圳PCBA公司为大家介绍高频PCB设计布局的注意要点。 高频PCB设计布局注意要点   (1)
    的头像 发表于 03-04 14:01 469次阅读

    关于升压电源输出中产生远高于开关频率高频噪声的原因介绍

    关于升压电源的输出中产生远高于开关频率的高频噪声的原因,将从“升压型DC-DC转换器的工作”、“输出电容器和布线中的电感分量”、“低边开关的输出容量和振铃”和“低边开关导通时的工作”几个角度进行说明。
    的头像 发表于 02-28 13:59 1393次阅读
    <b class='flag-5'>关于</b>升压电源输出中产生远高于开关频率<b class='flag-5'>高频</b>噪声的原因<b class='flag-5'>介绍</b>