0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电源完整性和配电网络阻抗对同步开关噪声的影响

PCB线路板打样 来源:LONG 2019-08-07 16:51 次阅读

对于硬件设计人员来说,了解PDN的每个元件的谐振频率(例如,体旁路和去耦电容,平面电容和互连电感)及其对PI的影响非常重要。具有差的PI的PCB(例如,在50MHz及更高时具有高PDN阻抗)引起由PDN供电信号的SSN和抖动。本文演示了PCB上PDN阻抗与SSN之间的关系。

分析和结果

原型如图所示图1已实施。该处理器带有外部40MHz晶体振荡器,有三个主要接口:320Mbps数据或160MHz时钟速率的DDR2 SDRAM,80MHz时钟速率的并行闪存和通用I/O.所有这些组件都从降压转换器获取功率。在PCB上,每个电源引脚上的处理器BGA正下方放置0.1μF去耦电容,如图2所示。

电源完整性和配电网络阻抗对同步开关噪声的影响

图1DUT的方框图

电源完整性和配电网络阻抗对同步开关噪声的影响

图2处理器下的去耦电容放置

为了显示PDN阻抗和SSN之间的关系,在原型PCB上尝试了表I中列出的两个测试用例。在测试用例A中,卸载了一部分去耦电容(如图2中的红框所示)。另一方面,所有去耦电容都加载到测试用例B中。

表I.正在研究的去耦条件

测试用例 条件
A 一部分去耦电容器被卸载
B 所有去耦电容都加载

首先,比较10MHz至500MHz的PDN阻抗曲线(使用Mentor Graphics Hyperlynx进行仿真)。由于Vcc和地之间的去耦电容量较低,测试用例A的阻抗高于情况B.

电源完整性和配电网络阻抗对同步开关噪声的影响

图3PDN阻抗图

其次,两个测试案例比较了Vcc的功率谱(使用频谱分析仪通过交流耦合探测),范围从10MHz到500MHz 。参考情况B(图4b),观察到的尖峰主要由40MHz晶体振荡器,160MHz DDR2和80MHz闪存接口以及相关内部处理器PLL的谐波贡献。但在情况A中,由于较低的总去耦电容,Vcc频谱中出现额外的尖峰(图4a中用红色框出)。

Vcc上的噪声是由PDN阻抗与瞬态之间的相互作用引起的IC内所有同步切换信号的电流,即SSN。当更多的去耦电容正确放置在Vcc线上时,可以抑制SSN和Vcc噪声。

电源完整性和配电网络阻抗对同步开关噪声的影响

图4a电源测试用例A的Vcc频谱

电源完整性和配电网络阻抗对同步开关噪声的影响

图4b测试用例的Vcc功率谱B

第三,比较两个测试用例的以160MHz(3.125ns单位间隔)运行的DDR2时钟信号的眼图开度。在情况B(2.825ns)与情况A(2.698ns)的情况下,较大的眼宽表明抑制Vcc噪声有助于减少处理器发送的信号中的抖动。

电源完整性和配电网络阻抗对同步开关噪声的影响

图5a测试用例A的DDR2时钟信号眼图

电源完整性和配电网络阻抗对同步开关噪声的影响

图5b测试案例B的DDR2时钟信号眼图

结论

在这个实际实验中证明了PDN阻抗对SSN和抖动的影响。至关重要的是,PCB PDN必须以严格的方式实施,以确保质量,稳健性和功能性。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB打样
    +关注

    关注

    17

    文章

    2968

    浏览量

    21691
  • 华强PCB
    +关注

    关注

    8

    文章

    1831

    浏览量

    27747
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    43022
收藏 人收藏

    评论

    相关推荐

    电源完整性设计与测试

    电源完整性是指电源波形的质量,研究的是电源分配网络(PDN)。并从系统供电网络综合考虑,消除 /
    发表于 08-30 16:56 3734次阅读
    <b class='flag-5'>电源</b><b class='flag-5'>完整性</b>设计与测试

    电源完整性设计【硬件干货】

    电源完整性是指电源波形的质量,研究的是电源分配网络(PDN)。并从系统供电网络综合考虑,消除 /
    的头像 发表于 10-30 17:48 857次阅读
    <b class='flag-5'>电源</b><b class='flag-5'>完整性</b>设计【硬件干货】

    配电网络柱上开关监测系统应用方案

    。但是目前的电网监测和管理系统存在以下问题: 1.配电网络的柱上开关无监测设备,不能监测到柱上开关的分/合闸情况信息; 2.电网分布多在偏远
    发表于 09-21 17:54

    电源完整性(PI)设计以及测试方法

    电源完整性是指电源波形的质量,研究的是电源分配网络(PDN),并从系统供电网络综合考虑,消除或者
    发表于 10-20 13:57

    电源系统优化——深入解读优化高速数据转换器的配电网络

    降低效率为代价。优化配电网络可以改善这些参数,同时将噪声降低到必要的水平。本文在阐述高性能信号链中电源纹波的影响的基础上进一步分析。我们将深入探讨如何优化高速数据转换器的配电网络。我们
    发表于 07-17 07:00

    简单总结一些造成电源完整性的问题

    造成电源完整性的问题有很过,之前也和大家分享过一些。但这些问题都不是独立的,他们之间的原理是互通,可能解决了这个问题另外一个问题就解决了。今天和大家一起简单总结一些造成电源完整性的问题
    发表于 10-29 08:59

    什么是电源和信号完整性

    首先我们定义下什么是电源和信号完整性?信号完整性 信号完整性(SI)分析集中在发射机、参考时钟、信道和接收机在误码率(BER)方面的性能。电源
    发表于 12-30 06:33

    基于最小路的配电网可靠评估

    各负荷点的最小路,再分别考虑最小路上的元件和非最小路上的元件对负荷点可靠的贡献。算法针对城市配电网的特点,考虑了分支线保护、隔离开关、负荷开关、计划检修、备用
    发表于 01-05 16:34 0次下载

    电源完整性(PI)设计和测试

    电源完整性是指电源波形的质量,研究的是电源分配网络(PDN),并从系统供电网络综合考虑,消除或者
    发表于 10-20 14:08 9次下载
    <b class='flag-5'>电源</b><b class='flag-5'>完整性</b>(PI)设计和测试

    高速PCB电源完整性设计与分析

    电源噪声抑制和电源配送网络元件的建模与分析,最终借助于 Cadence 电源完整性工具 All
    发表于 04-21 09:58 0次下载

    电源完整性同步开关噪声SSN

    造成电源完整性的问题有很过,之前也和大家分享过一些。但这些问题都不是独立的,他们之间的原理是互通,可能解决了这个问题另外一个问题就解决了。今天和大家一起简单总结一些造成电源完整性的问题
    发表于 10-21 20:21 15次下载
    <b class='flag-5'>电源</b><b class='flag-5'>完整性</b>之<b class='flag-5'>同步</b><b class='flag-5'>开关</b><b class='flag-5'>噪声</b>SSN

    电源完整性(PI)概述

    一、电源完整性是指电源波形的质量,研究的是电源分配网络(PDN),并从系统供电网络综合考虑,消除
    发表于 10-22 18:50 18次下载
    <b class='flag-5'>电源</b><b class='flag-5'>完整性</b>(PI)概述

    电源和信号完整性的分析与测试

    首先我们定义下什么是电源和信号完整性?信号完整性 信号完整性(SI)分析集中在发射机、参考时钟、信道和接收机在误码率(BER)方面的性能。电源
    发表于 01-07 15:34 24次下载
    <b class='flag-5'>电源</b>和信号<b class='flag-5'>完整性</b>的分析与测试

    电源完整性分析参考解决方案

    在设计和调试需要高电源完整性配电网络时,请考虑此解决方案。有两个版本可供选择,每个版本基于 1 GHz 或 4 GHz 示波器构建,灵活地满足您的技术要求和预算。 通过以下方式帮助您提高系统性能并
    的头像 发表于 10-11 10:52 212次阅读
    <b class='flag-5'>电源</b><b class='flag-5'>完整性</b>分析参考解决方案

    电源完整性的设计说明

    电源完整性是指电源波形的质量,研究的是电源分配网络(PDN)。并从系统供电网络综合考虑,消除 /
    的头像 发表于 11-19 09:17 365次阅读
    <b class='flag-5'>电源</b><b class='flag-5'>完整性</b>的设计说明