0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于晶片封装的过程解析

M93f_兴芯微 来源:djl 2019-08-25 09:36 次阅读

目前常见的封装有两种,一种是电动玩具内常见的,黑色长得像蜈蚣的 DIP 封装,另一为购买盒装 CPU 时常见的 BGA 封装。

告诉你什么是封装

经过漫长的流程,从设计到制造,终于获得一颗 IC 芯片了。然而一颗芯片相CPU 使用的 PGA(Pin Grid Array;Pin Grid Array)或是 DIP 的改良版 QFP(塑料方形扁平封装)等。因为有太多种封装法,以下将对 DIP 以及 BGA 封装做介绍。

传统封装,历久不衰

首先要介绍的是双排直立式封装(Dual Inline Package;DIP),从下图可以看到采用此封装的 IC 芯片在双排接脚下,看起来会像条黑色蜈蚣,让人印象深刻。此封装法为最早采用的 IC 封装技术,具有成本低廉的优势,适合小型且不需接太多线的芯片。但是,因为大多采用的是塑料,散热效果较差,无法满足现行高速芯片的要求。因此,使用此封装的,大多是历久不衰的芯片,如下图中的 OP741,或是对运作速度没那么要求且芯片较小、接孔较少的 IC 芯片。

至于球格阵列(Ball Grid Array,BGA)封装,和 DIP 相比封装体积较小,可轻易的放入体积较小的装置中。此外,因为接脚位在芯片下方,和 DIP 相比,可容纳更多的金属接脚。相当适合需要较多接点的芯片。然而,采用这种封装法成本较高且连接的方法较复杂,因此大多用在高单价的产品上。

▲ 左图为采用 BGA 封装的芯片。右图为使用覆晶封装的 BGA 示意图。

行动装置兴起,新技术跃上舞台

然而,使用以上这些封装法,会耗费掉相当大的体积。像现在的行动装置、穿戴装置等,需要相当多种元件,如果各个元件都独立封装,组合起来将耗费非常大的空间,因此目前有两种方法,可满足缩小体积的要求,分别为 SoC(System On Chip)以及 SiP(System In Packet)。

智能手机刚兴起时,在各大财经杂志上皆可发现 SoC 这个名词,然而 SoC 究竟是什么东西?简单来说,就是将原本不同功能的 IC,整合在一颗芯片中。根据这个方法,不单可以缩小体积,还可以缩小不同 IC 间的距离,提升芯片的计算速度。至于制作方法,便是在 IC 设计阶段时,将各个不同的 IC 放在一起,再透过先前介绍的设计流程,制作成一张光罩。

然而,SoC 并非只有优点,要设计一颗 SoC 需要相当多的技术配合。IC 芯片各自封装时,各有封装外部保护,且 IC 与 IC 间的距离较远,比较不会发生交互干扰的情形。但是,当将所有 IC 都包装在一起时,就是噩梦的开始。IC 设计厂要从原先的单纯设计 IC,变成了解并整合各个功能的 IC,增加工程师的工作量。此外,也会遇到很多的状况,像是通讯芯片的高频讯号可能会影响其他功能的 IC 等情形。

此外,SoC 还需要获得其他厂商的 IP(intellectual property)授权,才能将别人设计好的元件放到 SoC 中。因为制作 SoC 需要获得整颗 IC 的设计细节,才能做成完整的光罩,这同时也增加了 SoC 的设计成本。

折衷方案,SiP 现身

作为替代方案,SiP 跃上整合芯片的舞台。和 SoC 不同,它是购买各家的 IC,在最后一次封装这些 IC,如此便少了 IP 授权这一步,大幅减少设计成本。此外,因为它们是各自独立的 IC,彼此的干扰程度大幅下降。

采用 SiP 技术的产品,最着名的非 Apple Watch 莫属。因为 Watch 的内部空间太小,它无法采用传统的技术,SoC 的设计成本又太高,SiP 成了首要之选。由于 SiP 技术,不单可缩小体积,还可拉近各个 IC 间的距离,成为可行的折衷方案。下图便是 Apple Watch 芯片的结构图,可以看到相当多的 IC 包含在其中。

关于晶片封装的过程解析

▲ Apple Watch 中采用 SiP 封装的 S1 芯片内部配置图

完成封装后,便要进入测试的阶段,在这个阶段便要确认封装完的 IC 是否有正常的运作,正确无误之后便可出货给组装厂,做成我们所见的电子产品。至此,半导体产业便完成了整个生产的任务。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    456

    文章

    50950

    浏览量

    424756
  • 智能手机
    +关注

    关注

    66

    文章

    18504

    浏览量

    180466
收藏 人收藏

    评论

    相关推荐

    LED小芯片封装技术难点解析

    本文从关于固晶的挑战、如何选用键合线材、瓷嘴与焊线参数等几个方面向大家阐述在微小化的趋势下关于LED小芯片封装技术难点解析
    发表于 03-17 14:29 3879次阅读

    晶片边缘蚀刻机及其蚀刻方法

      晶片边缘的蚀刻机台,特别是能有效地蚀刻去除晶片边缘剑山的一种蚀刻机,在动态随机存取存储单元(dynamic random access memory,DRAM)的制造过程中,为了提高产率,便采用
    发表于 03-16 11:53

    倒装芯片和晶片封装技术及其应用

    发展趋势的推动下,制造商开发出更小的封装类型。最小的封装当然是芯片本身,图1描述了IC从晶片到单个芯片的实现过程,图2为一个实际的晶片
    发表于 08-27 15:45

    倒装晶片的定义

    晶片电气面朝上,而倒装晶片的电气面朝下,相当于将前者翻转过来, 故称其为“倒装晶片”。在晶圆盘(Waff1∝)上晶片植完球后,需要将其翻转,送入贴片机,便于贴装,也由 于这一翻转
    发表于 11-22 11:01

    Maxim晶片封装安装指南

    摘要:晶片封装(WLP)允许集成电路(IC)面向下安装在印刷电路板(PCB)上,芯片的焊盘通过单独的焊点与PCB连接。本文讨论了晶片封装技术及其优势,描述了Maxim WLP的PC
    发表于 04-21 11:36 1754次阅读

    晶片封装技术应用手册

    国际整流器公司的晶片封装(Wafer Level Package)器件将最近的芯片设计与最新的封装技术结合使具有最可能小的体积。首先使用WLP 技术的产品是HEXFET 功率MOSFET 器件的FlipFET 系列,FlipF
    发表于 05-19 18:18 0次下载
    <b class='flag-5'>晶片</b>级<b class='flag-5'>封装</b>技术应用手册

    电源设计过程解析

    本内容介绍了电源设计过程解析
    发表于 05-31 17:21 530次下载
    电源设计<b class='flag-5'>过程</b>全<b class='flag-5'>解析</b>

    关于黑客渗透思路解析

    关于黑客渗透思路解析
    发表于 09-07 09:47 18次下载
    <b class='flag-5'>关于</b>黑客渗透思路<b class='flag-5'>解析</b>

    芯片制造全过程科普

    芯片制作完整过程包括芯片设计、晶片制作、封装制作、测试等几个环节,其中晶片制作过程尤为的复杂。
    的头像 发表于 12-10 09:47 4619次阅读

    晶片清洗及其对后续纹理过程的影响

    残留物由不同量的聚乙二醇或矿物油(切削液)、铁和铜的氧化物、碳化硅和研磨硅,这些残留物可以通过锯切过程中产生的摩擦热烧到晶片表面,为了去除这些残留物,需要选择正确的化学物质来补充所使用的设备。 在晶片清洗并给予
    发表于 03-15 16:25 500次阅读
    <b class='flag-5'>晶片</b>清洗及其对后续纹理<b class='flag-5'>过程</b>的影响

    LED封装晶片便携式推拉力测试机

    博森源LED封装晶片便携式推拉力测试机是一种非常实用的测试设备,可以方便地进行LED封装晶片的推拉力测试,从而保证LED产品的质量。该测试机具有便携式设计、数字显示屏、高精度、高稳定性
    的头像 发表于 05-31 10:05 725次阅读
    LED<b class='flag-5'>封装</b><b class='flag-5'>晶片</b>便携式推拉力测试机

    Zeta拓扑电源原理及工作过程解析

    Zeta拓扑电源原理及工作过程解析
    的头像 发表于 11-24 17:18 4714次阅读
    Zeta拓扑电源原理及工作<b class='flag-5'>过程</b><b class='flag-5'>解析</b>

    Cuk 拓扑电源原理及工作过程解析

    Cuk 拓扑电源原理及工作过程解析
    的头像 发表于 11-24 17:32 1235次阅读
    Cuk 拓扑电源原理及工作<b class='flag-5'>过程</b><b class='flag-5'>解析</b>

    理解倒装芯片和晶片封装技术及其应用

    产品小型化和更轻、更薄发展趋势的推动下, 制造商开发出更小的封装类型。最小的封装当然是芯片本身, 图 1 描述了 IC 从晶片到单个芯片的实现过程, 图 2 为一个实际的
    的头像 发表于 12-14 17:03 556次阅读
    理解倒装芯片和<b class='flag-5'>晶片</b>级<b class='flag-5'>封装</b>技术及其应用

    保护半导体晶片的“封装”—保护晶片避免气体或液体侵入

    完成打线的半导体晶片,为了防止外界物理性接触或污染的侵入,需要以包装或是封装材料密封。
    的头像 发表于 04-28 14:28 861次阅读
    保护半导体<b class='flag-5'>晶片</b>的“<b class='flag-5'>封装</b>”—保护<b class='flag-5'>晶片</b>避免气体或液体侵入