0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

防止串扰的方法不止3W规则

h1654155971.8456 来源:YXQ 2019-08-14 08:42 次阅读

串扰(CrossTalk)是指PCB上不同网络之间因较长的平行布线引起的相互干扰,主要是由于平行线间的分布电容和分布电感的作用。克服串扰的主要措施有:

加大平行布线的间距,遵循3W规则。

在平行线间插入接地的隔离线。

减小布线层与地平面的距离。

3W规则

为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰,称为3W规则。

如要达到98%的电场不互相干扰,可使用10W的间距。

实际PCB设计中,3W规则并不能完全满足避免串扰的要求。

按实践经验,如果没有屏蔽地线的话,印制信号线之间大于lcm以上的距离才能很好地防止串扰。

因此在PCB线路布线时,就需要在噪声源信号(如时钟走线)与非噪声源信号线之间,及受EFTlB、ESD等干扰的“脏“线与需要保护的“干净”线之间,不但要强制使用3W规则,而且还要进行屏蔽地线包地处理,以防止串扰的发生。

此外,为避免PCB中出现串扰,也应该从PCB设计和布局方面来考虑,例如:

1.根据功能分类逻辑器件系列,保持总线结构被严格控制。

2.最小化元器件之间的物理距离。

3.高速信号线及元器件(如晶振)要远离I/()互连接口及其他易受数据干扰及耦合影响的区域。

4.对高速线提供正确的终端。

5.避免长距离互相平行的走线布线,提供走线间足够的间隔以最小化电感耦合。

6. 相临层(微带或带状线)上的布线要互相垂直,以防止层间的电容耦合。

7. 降低信号到地平面的距离间隔。

8. 分割和隔离高噪声发射源(时钟、I/O、高速互连),不同的信号分布在不同的层中。

9. 尽可能地增大信号线间的距离,这可以有效地减少容性串扰。

10. 降低引线电感,避免电路使用具有非常高阻抗的负载和非常低阻抗的负载,尽量使模拟电路负载阻抗稳定在loQ~lokQ之间。因为高阻抗的负载将增加容性串扰,在使用非常高阻抗负载的时候,由于工作电压较高,导致容性串扰增大,而在使用非常低阻抗负载的时候,由于工作电流很大,感性串扰将增加。

11.将高速周期信号布置在PCB酌内层。

12.使用阻抗匹配技术,以保BT证信号完整性,防止过冲。

13. 注意对具有快速上升沿(tr≤3ns)的信号,进行包地等防串扰处理,将一些受EFTlB或ESD干扰且未经滤波处理的信号线布置在PCB的边缘。

14. 尽量采用地平面,使用地平面的信号线相对于不使用地平面的信号线来说将获得15~20dB的衰减。

15. 信号高频信号和敏感信号进行包地处理,双面板中使用包地技术将获得10~15dB的衰减。

16. 使用平衡线,屏蔽线或同轴线。

17.对骚扰信号线和敏感线进行滤波处理。

18.合理设置层和布线,合理设置布线层和布线间距,减小并行信号长度,缩短信号层与平面层的间距,增大信号线间距,减小并行信号线长度(在关键长度范围内),这些措施都可以有效减小串扰。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4309

    文章

    22899

    浏览量

    395259
  • 串扰
    +关注

    关注

    4

    文章

    189

    浏览量

    26917

原文标题:PCB设计必看:从防止串扰的方法到安全间距的考虑

文章出处:【微信号:eda365wx,微信公众号:EDA365电子论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    PCB设计到底哪些信号需要满足“3W原则”?

    本文主要介绍PCB设计中常见的“3W原则”。 什么是“3W原则” 在PCB设计时,为了减少线间,经常会听说“3W原则”、“20H原则”、
    的头像 发表于 12-09 14:39 1.6w次阅读
    PCB设计到底哪些信号需要满足“<b class='flag-5'>3W</b>原则”?

    PCB设计与-真实世界的(上)

    尺寸变小,成本要求提高,电路板层数变少,使得布线密度越来越大,的问题也就越发严重。本文从3W规则
    发表于 10-21 09:53

    【PCB小知识 6 】3W原则

    时资料分享)无法入群时,可添加管理员微信zcoreplayer007(请备注:PCB群)注:[hide]3W原则是一种防止的一种方法,该
    发表于 12-12 20:37

    PCB设计的3W规则你了解吗

    PCB设计中的3W规则主要是为了减少线间,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰, 称为
    发表于 05-21 09:40

    3W原则是什么

    3W原则在PCB设计中为了减少线间,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持大部分电场不互相干扰,这就是3W
    发表于 01-26 06:50

    什么是3W规则 20H规则 五五规则

    什么是3W规则 20H规则 五五规则 3W规则
    发表于 12-12 15:33 5328次阅读
    什么是<b class='flag-5'>3W</b><b class='flag-5'>规则</b> 20H<b class='flag-5'>规则</b> 五五<b class='flag-5'>规则</b>

    PCB Layout抑制3W线距原则

    (Crosstalk)是指信号线之间由于互容(信号线之间的空气介质相当于容性负载),互感(高频信号的电磁场相互耦合)而产生的干扰,由于这种耦合的存在,当一些信号电平发生变化的时候,在附近的信号线上就会感应出电压(噪声),在电路设计中,抑制
    发表于 06-22 09:32 2688次阅读

    简述PCB设计之3W原则

    3W原则虽然易记,但要强调一点,这个原则成立是有先前条件的。从成因的物理意义考量,要有效防止
    的头像 发表于 08-12 15:10 3254次阅读

    PCB设计中防止方法有哪些

    在实际PCB设计中,3W规则并不能完全满足避免的要求。
    的头像 发表于 08-19 15:10 7258次阅读

    PCB设计中,3W原则、20H原则和五五原则都是什么

    3W 原则 在 PCB 设计中为了减少线间,应保证线间距足够大,当线中心间距不少于 3 倍线宽时,则可保持大部分电场不互相干扰,这就是 3W
    的头像 发表于 02-01 16:53 4659次阅读

    为了减小单板设计的问题,设计完成后还要按3W规则检查资料下载

    电子发烧友网为你提供为了减小单板设计的问题,设计完成后还要按3W规则检查资料下载的电子资料下载,更有其他相关的电路图、源代码、课件教程、中文资料、英文资料、参考设计、用户指南、解决
    发表于 04-12 08:46 8次下载
    为了减小单板设计的<b class='flag-5'>串</b><b class='flag-5'>扰</b>问题,设计完成后还要按<b class='flag-5'>3W</b><b class='flag-5'>规则</b>检查资料下载

    PCB设计中的3W3H原则

    最近在总结学习PCB设计规则的相关知识,在一些消费类或者速率要求不高的产品上,还在沿用着“3W原则”。所谓“3W原则”,就是保证线与线的间距,保持线与线中间间距不小于3倍线宽,这样可保
    的头像 发表于 03-03 12:13 7855次阅读
    PCB设计中的<b class='flag-5'>3W</b>和<b class='flag-5'>3</b>H原则

    如何理解PCB布线3W规则

    我们平时在PCB布线的时候,对于比较重要的信号都要做特殊处理,比如包地或者时“3W”,所谓3w指的是线与线之间的间距要满足三倍的线宽,那么我们怎么理解这个3W原则呢,他是如何降低信号之间的
    的头像 发表于 05-04 15:58 2138次阅读
    如何理解PCB布线<b class='flag-5'>3W</b><b class='flag-5'>规则</b>

    PCB设计如何对线间距3W规则进行规则检查?

    为了尽量减小单板设计的问题,PCB设计完成之后一般要对线间距3W规则进行一次规则检查。
    发表于 05-30 09:04 3054次阅读
    PCB设计如何对线间距<b class='flag-5'>3W</b><b class='flag-5'>规则</b>进行<b class='flag-5'>规则</b>检查?

    如何理解PCB布线的3W规则

    如何理解PCB布线的3W规则
    的头像 发表于 07-15 08:55 2062次阅读