0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速电路板需要在意什么问题

PCB线路板打样 来源:pcb论坛网 作者:pcb论坛网 2020-05-02 11:30 次阅读

设计高速电路板的注意事项

我最近针对一篇关于PCB特性阻抗的文章写了封信。该文阐述了工艺过程的变化是怎样引起实际阻抗发生变化的,以及怎样用精确的现场解决工具(field solver)来预见这种现象。我在信中指出,即使没有工艺的变化,其它因素也会引起实际阻抗很大的不同。在设计高速电路板时,自动化设计工具有时不能发现这种不很明显但却非常重要的问题。然而,只要在设计的早期步骤当中采取一些措施就可以避免这种问题。我把这种技术称做“防卫设计”(defensive design)。

叠层数问题

一个好的叠层结构是对大多数信号整体性问题和EMC问题的最好防范措施,同时也最易被人们误解。这里有几种因素在起作用,能解决一个问题的好方法可能会导致其它问题的恶化。很多系统设计供应商会建议电路板中至少应该有一个连续平面以控制特性阻抗和信号质量,只要成{****}承受得起,这是个很好的建议。EMC咨询专家时常建议在外层上放置地线填充(ground fill)或地线层来控制电磁辐射和对电磁干扰的灵敏度,在一定条件下这也是一种好建议。

然而,由于瞬态电流的原因,在某些普通设计中采用这种方法可能会遇到麻烦。首先,我们来看一对电源层/地线层这种简单的情况:它可看作为一个电容(图1)。可以认为电源层和地线层是电容的两个极板。要想得到较大的电容值,就需将两个极板靠得更近(距离D),并增大介电常数(εr)。电容越大则阻抗越低,这是我们所希望的,因为这样可以抑制噪声。不管其它层怎样安排,主电源层和地线层应相邻,并处于叠层的中部。如果电源层和地线层间距较大,就会造成很大的电流环并带来很大的噪声。如果对一个8层板,将电源层放在一侧而将地线层放在另一侧,将会导致如下问题:

1、最大的串扰。由于交互电容增大,各信号层之间的串扰比各层本身的串扰还大。

2、最大的环流。电流围绕各电源层流动且与信号并行,大量电流进入主电源层并通过地线层返回。EMC特性会由于环流的增大而恶化。

3、失去对阻抗的控制。信号离控制层越远,由于周围有其它导体,因此阻抗控制的精度就越低。

4、由于容易造成焊锡短路,可能会增加产品的成本。

我们必须在性能和成本之间进行折衷选择,为此,我在这里对怎样安排数字电路板以获得最好的SI和EMC特性,谈谈自己的见解。

PCB的各层分布一般是对称的。依笔者拙见,不应将多于两个的信号层相邻放置;否则,很大程度上将失去对SI的控制。最好将内部信号层成对地对称放置。除非有些信号需要连线到SMT器件,我们应尽量减少外层的信号布线。

对层数较多的电路板,我们可将这种放置方法重复很多次。也可以增加额外的电源层和地线层;只要保证在两个电源层之间没有成对的信号层即可。

高速信号的布线应安排在同一对信号层内;除非遇到因SMT器件的连接而不得不违反这一原则。一种信号的所有走线都应有共同的返回路径(即地线层)。有两种思路和方法来判断什么样的两个层能看成一对:

1、保证在相等距离的位置返回信号完全相等。这就是说,应将信号对称地布线在内部地线层的两侧。这样做的优点是容易控制阻抗和环流;缺点是地线层上有很多过孔,而且有一些无用的层。

2、相邻布线的两个信号层。优点是地线层中的过孔可控制到最少(用埋式过孔);缺点是对某些关键信号这种方法的有效性下降。

我喜欢采用第二种方法。元件驱动和接收信号的接地连接最好能够直接连接到与信号布线层相邻的层面。作为一个简单的布线原则,表层布线宽度按英寸计应小于按毫微妙计的驱动器上升时间的三分之一(例如:高速TTL的布线宽度为1英寸)。

如果是多电源供电,在各个电源金属线之间必须铺设地线层使它们隔开。不能形成电容,以免导致电源之间的AC耦合

上述措施都是为了减少环流和串扰,并增强阻抗控制能力。地线层还会形成一个有效的 EMC“屏蔽盒”。在考虑对特性阻抗的影响的前提下,不用的表层区域都可以做成地线层。

特性阻抗

一种好的叠层结构就能够作到对阻抗的有效控制,其走线可形成易懂和可预测的传输线结构。现场解决工具能很好地处理这类问题,只要将变量数目控制到最少,就可以得到相当精确的结果。

但是,当三个以上的信号层叠在一起时,情况就不一定是这样了,其理由很微妙。目标阻抗值取决于器件的工艺技术。高速CMOS技术一般能达到约70Ω;高速TTL器件一般能达到约80Ω至100Ω。因为阻抗值通常对噪声容限和信号切换有很大的影响,所以进行阻抗选择时需要非常仔细;产品说明书对此应当给出指导。

现场解决工具的初始结果可能会遇到两种问题。首先是视野受到限制的问题,现场解决工具只对附近走线的影响做分析,而不考虑影响阻抗的其它层上的非平行走线。现场解决工具在布线前,即分配走线宽度时无法知道细节,但上述成对安排的方法可使这个问题变得最小。

值得一提的是不完全电源层(partial power planes)的影响。外层电路板上在布线后经常挤满了接地铜线,这样就有利于抑制EMI和平衡涂敷(balance plating)。如果只对外层采取这样的措施,则本文所推荐的叠层结构对特性阻抗的影响非常微小。

大量采用相邻信号层的效果是非常显著的。某些些现场解决工具不能发现铜箔的存在,因为它只能检查印制线和整个层面,所以对阻抗的分析结果是不正确的。当邻近的层上有金属时,它就象一个不太可靠的地线层一样。如果阻抗过低,瞬时电流就会很大,这是一个实际而且敏感的EMI问题。

导致阻抗分析工具失败的另一个原因是分布式电容。这些分析工具一般不能反映引脚和过孔的影响(这种影响通常用仿真器来进行分析)。这种影响可能会很大,特别是在背板上。其原因非常简单:

特性阻抗通常可用下述公式计算: √L/C

其中,L和C分别是单位长度的电感和电容。

如果引脚是均匀排布的,附加的电容将大大影响这个计算结果。公式将变成:

√L/(C+C\‘)

C\’是单位长度的引脚电容。

如果象在背板上那样连接器之间用直线相连,就可用总线路电容以及除了第一和最后一个引脚之外的总引脚电容。这样,有效阻抗就就会降低,甚至可能从80Ω降到8Ω。为了求得有效值,需将原阻抗值除以:

√(1+C\‘/C)

这种计算对于元件选择是很重要的。

延迟模拟时,应该考虑元件和封装的电容(有时还应包括电感)。要注意两个问题。首先,仿真器可能不能正确模拟分布式电容;其次,还要注意不同生产情况对不完全层面和非平行走线的影响。许多现场解决工具都不能分析没有全电源或地线层的叠层分布。然而,如果与信号层相邻的是一个地线层,那么计算出的延迟会相当糟糕,比如电容,会有最大的延迟;如果一个双面板的两层都布有许多地线和VCC铜箔,这种情况就更严重。如果过程不是自动化的话,在一个CAD系统中设置这些东西将会是很繁乱的。

EMC

EMC的影响因素很多,其中许多因素通常都没能得到分析,即使得到分析,也往往是在设计完成以后,这就太迟了。下面是一些影响EMC的因素:

电源层的槽缝会构成了四分之一波长的天线。对于金属容器上需开安装槽的场合,应采用钻孔方法来代替。

感性元件。我曾碰到过一位设计人员,他遵循了所有的设计规则,也作了仿真,但他的电路板仍然有很多辐射信号。原因是:在顶层有两个电感相互平行放置,构成了变压器。

由于不完全接地层的影响,内层低阻抗引起外层较大的瞬态电流。

采用防卫设计可以避免这些问题中的大多数。首先应该作出正确的叠层结构和布线方略,这样就有了好的开始。

这里没有涉及某些基本问题,比如网络拓扑、信号失真原因和串扰计算方法;只是分析了一些敏感的问题,以帮助读者应用从EDA系统得到的结果。任何分析都要依赖于所采用的模型,分析不到的因素也会对结果产生影响。过于复杂就象太不精确一样,避免过多参量的变化,如印制线宽度等,有助于整齐、一致的设计。

责任编辑:ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4322

    文章

    23124

    浏览量

    398507
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    43087
收藏 人收藏

    评论

    相关推荐

    电路板Layout的PCB过孔设计规则

    电路板可能包含数以千计的走线、焊盘和孔,用于在器件引脚之间传导信号和输送电源。电路板 layout 设计师的职责就是整理和设计这些元件,将它们正确地连接起来,避免与其他信号或电源网络接触。要做到这一点,就需要在
    的头像 发表于 12-23 15:38 832次阅读
    <b class='flag-5'>电路板</b>Layout的PCB过孔设计规则

    FPC电路板的优势与劣势

    优势之一是其高度的灵活性。这种电路板可以轻松弯曲和折叠,而不会影响其电气性能。这使得FPC电路板非常适合用于需要频繁弯曲或折叠的设备,如智能手机、平板电脑和可穿戴设备。 2. 空间节省 由于FPC
    的头像 发表于 12-03 10:15 236次阅读

    BGA芯片对电路板设计的影响

    设计复杂性 BGA芯片的高引脚密度要求电路板设计者必须精确地布局和布线,以确保每个焊点都能正确连接。这增加了设计的复杂性,尤其是在高速信号传输和电源分配方面。设计师需要使用高级的布局工具和布线算法来优化
    的头像 发表于 11-23 13:59 292次阅读

    挠性电路板和柔性多层电路板区别

    挠性电路板(Flexible Circuit Board,简称FPC)和柔性多层电路板(Flexible Multilayer Circuit Board)是两种不同类型的柔性电路板,它们在结构
    的头像 发表于 10-12 16:44 954次阅读

    如何检测电路板上的元件

    在这篇文章中,我们将详细介绍如何正确检测电路板上的元件是否正常。这将包括各种检测方法、工具和技巧,以确保您能够准确地诊断电路板上的问题。 1. 了解电路板和元件 在开始检测之前,了解电路板
    的头像 发表于 05-29 14:57 1967次阅读

    电路板检修用什么档位好

    在进行电路板检修时,选择合适的档位至关重要。本文将详细介绍电路板检修过程中的各个档位及其适用场景,以帮助您更高效地进行电路板检修。 1. 断电检查 在开始任何电路板检修之前,首先
    的头像 发表于 05-29 14:38 619次阅读

    电路板测试步骤有哪些

    电路板测试是确保电子产品正常工作的重要环节。本文将详细介绍电路板测试的步骤,以帮助您更好地了解和掌握电路板测试的相关知识。 1. 测试前的准备 1.1 了解电路板设计 在进行测试之前,
    的头像 发表于 05-28 16:21 2383次阅读

    电路板测试是什么工作 电路板测试对身体有害吗

    电路板测试是一项对电子设备中的电路板进行性能、功能和可靠性检测的工作。这项工作对于确保产品质量和安全性至关重要。以下是关于电路板测试的详细分析,以及它对身体的潜在影响。 电路板测试的定
    的头像 发表于 05-28 16:15 1973次阅读

    电路板测试工装制作原理是什么

    一、引言 电路板测试工装是用于检测电路板性能的一种专用设备,它能够对电路板的各种性能参数进行测试,以确保电路板的质量和可靠性。随着电子技术的不断进步,
    的头像 发表于 05-28 16:08 2306次阅读

    电路板测试步骤有哪些 电路板测试仪器有哪些

    在这篇文章中,我们将详细介绍电路板测试的步骤和仪器。电路板测试是确保电路板设计和制造质量的重要环节。通过这些测试,我们可以发现潜在的问题,从而提高产品的可靠性和性能。 电路板测试步骤
    的头像 发表于 05-28 15:47 2137次阅读

    pcb电路板元件布局需要注意什么

    pcb电路板元件布局需要注意什么
    的头像 发表于 03-14 15:24 903次阅读

    如何正确检测电路板上的元件是否正常

    电路板上的元件是否正常。 一、准备工作: 在进行电路板元件检测之前,您需要做一些准备工作。首先,您需要了解电路板的设计和
    的头像 发表于 03-08 16:57 2362次阅读

    无损抄电路板

    图和布局复制,以及利用专用工具进行物理剥离、显影、镀铜等步骤来制作镜像电路板。 在进行无损复制PCB之前,需要先对原电路板进行严格测量、分析和检验,包括尺寸、元器件排列方式、元器件型号、线路特性等。同时,为了确保复制品能够全替代
    的头像 发表于 03-05 11:44 672次阅读

    电路板克隆通常需要进行以下步骤

    1. 收集原始电路板的资料,包括电路原理图、PCB 原理图和 PCB 文件等。 2. 对原始电路板的元器件进行分析和测试,获取原始电路板中每个元器件的型号、参数和性能等重要信息。 3.
    的头像 发表于 03-03 17:07 1342次阅读

    电路板胶水类型有哪些

    电路板(PCB)是电子产品中不可或缺的组成部分,它承载着各种电子元器件,实现电路的连接和信号的传输。在制作电路板时,需要使用胶水将电子元器件固定在
    的头像 发表于 01-17 15:23 2951次阅读