0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

pcb中如何去降低噪声与电磁干扰

PCB线路板打样 来源:pcb论坛网 作者:pcb论坛网 2020-03-24 17:21 次阅读

电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB设计中降低噪声与电磁干扰的一些小窍门。

下面是经过多年设计总结出来的,在PCB设计中降低噪声与电磁干扰的24个窍门:

(1)能用低速芯片就不用高速的,高速芯片用在关键地方。

(2)可用串一个电阻的办法,降低控制电路上下沿跳变速率。

(3)尽量为继电器等提供某种形式的阻尼。

(4)使用满足系统要求的最低频率时钟

(5)时钟产生器尽量近到用该时钟的器件。石英晶体振荡器外壳要接地。

(6)用地线将时钟区圈起来,时钟线尽量短。

(7)I/O驱动电路尽量近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。

(8)MCD无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。

(9)闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。

(10)印制板尽量,使用45折线而不用90折线布线以减小高频信号对外的发射与耦合

(11)印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。

(12)单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层板以减小电源,地的容生电感。

(13)时钟、总线、片选信号要远离I/O线和接插件。

(14)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。

(15)对A/D类器件,数字部分与模拟部分宁可统一下也不要交叉。

(16)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚远离I/O电缆。

(17)元件引脚尽量短,去耦电容引脚尽量短。

(18)关键的线要尽量粗,并在两边加上保护地。高速线要短要直。

(19)对噪声敏感的线不要与大电流,高速开关线平行。

(20)石英晶体下面以及对噪声敏感的器件下面不要走线。

(21)弱信号电路,低频电路周围不要形成电流环路。

(22)信号都不要形成环路,如不可避免,让环路区尽量小。

(23)每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。

(24)用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。

责任编辑:ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5387

    文章

    11530

    浏览量

    361637
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23080

    浏览量

    397516
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    43034
收藏 人收藏

    评论

    相关推荐

    场效应管驱动电路设计 如何降低场效应管的噪声

    引起的噪声。 增加滤波电路 : 在电源输入端增加适当的滤波电路,如LC滤波器等,可以滤除高频噪声成分。 优化PCB布局与布线 : 反馈线路应避开磁性元件、开关管及功率二极管,以减少电磁
    的头像 发表于 12-09 16:17 234次阅读

    PCB设计怎么降低EMC

    PCB(印刷电路板)设计降低电磁兼容性(EMC)问题是一个至关重要的环节。EMC问题主要涉及电磁
    的头像 发表于 10-09 11:47 346次阅读

    电磁干扰是怎么产生的

    电磁干扰(Electromagnetic Interference,简称EMI)是指在电子设备或系统,由于电磁场的作用,导致设备性能下降或功能失效的现象。
    的头像 发表于 09-02 17:28 1238次阅读

    电磁干扰训练系统原理是什么

    原理的详细解释: 智慧华盛恒辉电磁干扰基本原理 电磁干扰是指任何降低、损害或阻碍电子设备性能的电磁
    的头像 发表于 07-22 16:34 354次阅读

    永磁同步电机电磁噪声的生成原理

    问题也日益受到关注。电磁噪声不仅影响电机的性能,还可能对周围环境和人体健康造成不良影响。因此,深入了解永磁同步电机电磁噪声的生成原理,对于降低噪声
    的头像 发表于 06-21 11:11 724次阅读

    深圳比创达EMC|EMI电磁干扰:电子设备性能的头号敌人.

    的策略1、优化电路设计:合理布局电路板、选择低噪声元器件、提高线路阻抗匹配等,以减小设备内部产生的电磁干扰;2、屏蔽与隔离:采用屏蔽材料、隔离器等手段,降低外部
    发表于 05-21 11:19

    使用展频晶振来降低EMI电磁干扰解决EMC辐射超标的问题

    通过使用展频晶振来降低EMI电磁干扰,进而解决EMC辐射超标的问题。怎么降低EMI电磁干扰?装上
    发表于 05-13 10:37 1次下载

    浅谈电磁干扰系统

    智慧华盛恒辉电磁干扰系统涉及多个方面,包括电磁干扰的定义、类型、屏蔽原理以及防护措施等。 电磁干扰
    的头像 发表于 05-10 18:09 939次阅读

    电磁干扰系统有哪些

    智慧华盛恒辉电磁干扰系统主要包括以下几种类型: 主动电磁干扰系统:这类系统主动产生电磁干扰信号,
    的头像 发表于 05-10 18:01 1014次阅读

    这几招教你解决PCB设计电磁干扰(EMI)问题

    作为电子设计重要组成部分,在PCB设计中出现电磁问题时如何解决呢?本文将从多方面细节探讨问题要点,可以采取以下解决办法来降低或消除电磁
    发表于 05-08 14:39 2995次阅读

    有效降低传导辐射干扰的技巧

    一直以来,设计电磁干扰(EMI)问题十分令人头疼,尤其是在汽车领域。为了尽可能的减小电磁干扰,设计人员通常会在设计原理图和绘制布局时,通
    的头像 发表于 04-26 08:27 333次阅读
    有效<b class='flag-5'>降低</b>传导辐射<b class='flag-5'>干扰</b>的技巧

    低噪声 1A LDO

    ldo低噪声
    jf_30741036
    发布于 :2024年03月19日 14:34:30

    采用电容器来降低噪声的方法

    )、电容(C)和电阻(R)组成的滤波网络来降低噪声水平。通过合理设计这些无源元件的参数,可以有效地抑制转换器产生的高频噪声,从而改善整个系统的电磁兼容性能和稳定性。 耦和旁路 电容器
    的头像 发表于 02-05 10:12 902次阅读

    PCB设计,如何避免串扰?

    PCB设计,如何避免串扰? 在PCB设计,避免串扰是至关重要的,因为串扰可能导致信号失真、噪声干扰
    的头像 发表于 02-02 15:40 1778次阅读

    如何降低低噪声放大器的工作电流

    降低低噪声放大器的工作电流,可以采取以下几种方法
    的头像 发表于 01-05 18:13 664次阅读