0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计中的电源信号为什么要保持完整性

PCB线路板打样 来源:ofweek 作者:ofweek 2019-11-19 17:47 次阅读

电路设计中,一般我们很关心信号的质量问题,但有时我们往往局限在信号线上进行研究,而把电源和地当成理想的情况来处理,虽然这样做能使问题简化,但在高速设计中,这种简化已经是行不通的了。尽管电路设计比较直接的结果是从信号完整性上表现出来的,但我们绝不能因此忽略了电源完整性设计。因为电源完整性直接影响最终PCB板的信号完整性。电源完整性和信号完整性二者是密切关联的,而且很多情况下,影响信号畸变的主要原因是电源系统。例如,地反弹噪声太大、去耦电容的设计不合适、回路影响很严重、多电源/地平面的分割不好、地层设计不合理、电流不均匀等等。

1) 去耦电容

我们都知道在电源和地之间加一些电容可以降低系统的噪声,但是到底在电路板上加多少电容?每个电容的容值多大合适?每个电容放在什么位置更好?类似这些问题我们一般都没有去认真考虑过,只是凭设计者的经验来进行,有时甚至认为电容越少越好。在高速设计中,我们必须考虑电容的寄生参数,定量的计算出去耦电容的个数以及每个电容的容值和放置的具体的位置,确保系统的阻抗在控制范围之内,一个基本的原则是需要的去耦电容,一个都不能少,多余的电容,一个也不要。

2) 地反弹

当高速器件的边缘速率低于0.5ns时,来自大容量数据总线的数据交换速率特别快,当它在电源层中产生足以影响信号的强波纹时,就会产生电源不稳定问题。当通过地回路的电流变化时,由于回路电感会产生一个电压,当上升沿缩短时,电流变化率增大,地反弹电压增加。此时,地平面(地线)已经不是理想的零电平,而电源也不是理想的直流电位。当同时开关的门电路增加时,地反弹变得更加严重。对于128位的总线,可能有50_100个I/O线在相同的时钟沿切换。这时,反馈到同时切换的I/O驱动器的电源和地回路的电感必须尽可能的低,否则,连到相同的地上的静止将出现一个电压毛刷。地反弹随处可见,如芯片、封装、连接器或电路板上都有可能会出现地反弹,从而导致电源完整性问题。

从技术的发展角度来看,器件的上升沿将只会减少,总线的宽度将只会增加。保持地反弹在可接受的唯一方法是减少电源和地分布电感。对于,芯片,意味着,移到一个阵列晶片,尽可能多地放置电源和地,且到封装的连线尽可能短,以减少电感。对于,封装,意味着移动 层封装,使电源的地平面的间距更近,如在BGA封装中用的。对于连接器,意味着使用更多的地引脚或重新设计连接器使其具有内部的电源和地平面,如基于连接器的带状软线。对于电路板,意味着使相邻的电源和地平面尽可能地近。由于电感和长度成正比,所以尽可能使电源和地的连线短将降低地噪声。

3) 电源分配系统

电源完整性设计是一件十分复杂的事情,但是如何近年控制电源系统(电源和地平面)之间阻抗是设计的关键。理论上讲,电源系统间的阻抗越低越好,阻抗越低,噪声幅度越小,电压损耗越小。实际设计中我们可以通过规定最大的电压和电源变化范围来确定我们希望达到的目标阻抗,然后,通过调整电路中的相关因素使电源系统各部分的阻抗(与频率有关)目标阻抗去逼近。

责任编辑:ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
收藏 人收藏

    评论

    相关推荐

    高速电路信号完整性电源完整性研究

    高速电路信号完整性电源完整性研究
    发表于 09-25 14:44 0次下载

    高速高密度PCB信号完整性电源完整性研究

    高速高密度PCB信号完整性电源完整性研究
    发表于 09-25 14:43 5次下载

    高速PCB信号完整性分析及应用

    电子发烧友网站提供《高速PCB信号完整性分析及应用.pdf》资料免费下载
    发表于 09-21 14:14 1次下载

    高速PCB信号电源完整性问题的建模方法研究

    高速PCB信号电源完整性问题的建模方法研究
    发表于 09-21 14:13 0次下载

    高速PCB信号完整性分析及硬件系统设计的应用

    电子发烧友网站提供《高速PCB信号完整性分析及硬件系统设计的应用.pdf》资料免费下载
    发表于 09-21 14:11 2次下载

    高速PCB信号完整性设计与分析

    高速PCB信号完整性设计与分析
    发表于 09-21 11:51 0次下载

    高速PCB信号完整性电源完整性和电磁兼容研究

    电子发烧友网站提供《高速PCB信号完整性电源完整性和电磁兼容研究.pdf》资料免费下载
    发表于 09-19 17:37 0次下载

    信号完整性设计落到实处

    ses信号完整性(SI)和电源完整性(PI)是PCB设计的关键,无论板速如何。仿真和指导原则虽有帮助,但难以覆盖所有风险点。于博士的课程将系
    的头像 发表于 08-30 12:29 318次阅读
    把<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>设计落到实处

    信号完整性电源完整性-电源完整性分析

    电子发烧友网站提供《信号完整性电源完整性-电源完整性分析.pdf》资料免费下载
    发表于 08-12 14:31 38次下载

    信号完整性电源完整性-信号的串扰

    电子发烧友网站提供《信号完整性电源完整性-信号的串扰.pdf》资料免费下载
    发表于 08-12 14:27 0次下载

    什么是信号完整性

    在现代电子通信和数据处理系统信号完整性(Signal Integrity, SI)是一个至关重要的概念。它涉及信号在传输过程的质量
    的头像 发表于 05-28 14:30 1089次阅读

    高速PCB设计信号完整性问题你一定要清楚!

    随着集成电路输出开关速度提高以及PCB板密度增加,信号完整性(英语:Signalintegrity,Sl)已经成为高速数字 PCB设计 必须关心的问题之一。元器件和
    的头像 发表于 04-07 16:58 503次阅读

    构建系统思维:信号完整性,看这一篇就够了!

    努力,若不符合总线协议的要求,便失去了意义。因此,深入理解总线协议是每位信号完整性工程师的必备素质,它指引着工程师确保信号在传输过程完整性
    发表于 03-05 17:16

    画好PCB,先学好信号完整性

    画好PCB,先学好信号完整性! 在电子设计领域,高性能设计有其独特挑战。 1 高速设计的诞生 近些年,日益增多的高频信号设计与稳步增加的电
    发表于 02-19 08:57

    分析高速数字PCB设计信号完整性解决方法

    PCB信号速度高、端接元件的布局不正确或高速信号的错误布线都会引起信号完整性问题,从而可能使系统输出不正确的数据、电路工作不正常甚至完全不
    发表于 01-11 15:28 502次阅读
    分析高速数字<b class='flag-5'>PCB设计</b><b class='flag-5'>信号</b><b class='flag-5'>完整性</b>解决方法