0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

为什么MCU不支持SDRAM

MCU开发加油站 2019-08-29 10:33 次阅读

在使用MCU嵌入式系统设计中,当程序或者数据内存占用太大而无法放入片上闪存或SRAM时,开发者通常考虑使用SDRAM。

别问我为什么你的MCU不支持SDRAM

SDRAM是同步动态随机存取存储器的缩写。在微控制器应用中,微控制器通过使用外部存储控制器(EMC)操作访问SDRAM ,SDRAM时钟频率通常为100MHz或133MHz。

外部存储控制器通常不支持DDR SDRAM, 数据只是单边沿采样,即并行数据总线可以接受一个命令并在每个时钟周期传输一个数据字。

在SDRAM中执行程序是使用SDRAM的一种典型用法, 小编这里就介绍一下SDRAM中执行程序的方法和SDRAM执行程序的性能基准。

SDRAM初始化 SDRAM必须在使用前进行配置,SDRAM初始化分为6个步骤。

配置EMC寄存器的SDRAM时钟频率、字节顺序和时序参数
SDRAM的时序比较复杂,用户需要通过查阅相关SDRAM芯片的手册获得时序参数(如刷新周期、预充电命令周期、自刷新退出时间、写恢复时间等等)。

发送NOP命令

发送预充电命令

发送两次自动刷新命令

设置SDRAM模式

发送正常运行命令

系统启动时,SDRAM尚未初始化。理论上,程序在系统启动后的任何时刻都可以进行SDRAM初始化。然而,由于SDRAM初始化过程比较复杂,使用的系统资源较多,SDRAM初始化必须在所需的系统资源初始化完成后再进行。

具体上讲,开发者在芯片刚刚启动时(如Reset_Handler中)初始化SDRAM需要留心以下细节:

由于SDRAM初始化函数使用系统堆栈或全局变量,开发者必须确保系统堆栈或全局变量所在的物理内存上电及时钟使能。

在程序跳转到主程序启动之前,全局变量未清零或初始化,如果在主函数之前执行SDRAM初始化,开发者必须手动初始化变量。

举个例子,在LPC5460x中,开发者需要在SystemInit函数中初始化SDRAM,该函数(SystemInit)由Reset_Handler调用。在调用系统初始化之前,要通过设置AHBCLKCTRLSET0寄存器将SRAM时钟使能。


Reset_Handler  PROC EXPORT Reset_Handler
[WEAK] IMPORT SystemInit IMPORT __main ; clock control SRAM1/SRAM2/SRAM3 for stack LDR
r0, = 0x40000220 ; AHBCLKCTRLSET0 MOV
r1, #0x38 STR
r1, [r0] LDR
r0, =SystemInit BLX
r0 LDR r0, =__main BX
r0 ENDP

SDRAM存储器布局 当使用SDRAM时,外部存储控制器(EMC)分配SDRAM一定的地址空间。开发者可以使用链接描述文件将代码或数据分配到SDRAM中。值得注意的是,链接器脚本编程在不同IDE之间是不同的。 以LPC5460x系列微控制器为例,SDRAM支持4个片选区,每个片选区最大支持256MB空间。


				SDRAM片选

				地址范围

				0

				0xA0000000 - 0xA7FFFFFF

				1

				0xA8000000 - 0xAFFFFFFF

				2

				0xB0000000 - 0xB7FFFFFF

				3

				0xB8000000 - 0xBFFFFFFF


当SDRAM的硬件连接使用SDRAM片选0的情况下,在KEIL平台下,将加载在SPI FLASH的Coremark基准测试程序拷贝到SDRAM中执行需要以下几步。(coremark基准测试程序包括core_list_join.c,core_matrix.c,core_state.c及core_util.c)。

定义SDRAM区域,从0xA0000000开始,大小为0x80000。定义SPI FLASH区域,大小为0x80000(SPI FLASH存储器的起始地址为0x10000000)。

在C源码中使用“SDRAM_Data” 和 “SDRAM_Function”属性,标记放在SDRAM区域中的数据或程序。(SDRAM_Data和SDRAM_Function只是文本名字)。

也可以将整个目标文件的数据和程序段配置到SDRAM


#define m_spifi_start 
0x10000000 #define m_spifi_size
0x800000 #define m_sdram_start
0xA0000000 #define m_sdram_size
0x80000 LR_m_text2 m_spifi_start m_spifi_size { ; load to SPIFI LR_m_sdram_text m_sdram_start m_sdram_size { *(SDRAM_Data) *(SDRAM_Function)
core_list_join.o core_matrix.o core_state.o core_util.o }

配置MPU 在SDRAM中运行程序,开发者可能需要配置ARM内核内存保护单元(MPU)。 内存保护单元(MPU)是一个可编程单元,用于定义内存访问权限。当MPU没有使能时,内存地址空间具有默认的访问权限。 如ARM Cortex-M4器件通用用户指南中所述,当程序执行SDRAM中的代码且SDRAM内存影射地址的默认属性为禁止执行时, 内核就会产生HARDFAULT异常,且指令访问冲突标志SCB->CFSR为 1,该异常表示处理器尝试从不允许执行的位置获取指令。

因此,当SDRAM被影射到默认不可执行的地址空间时(如在LPC5460x中,SDRAM影射到0xA0000000起始的地址),开发者必须配置并使能MPU才能在SDRAM中执行代码。如下例中,代码配置并使能MPU,允许从0xA0000000到0xA0100000的内存区域是可执行的。


MPU->RNR = 0;       
//Region number 0 MPU->RBAR = 0xA0000000; //Region base address /* Full Access | TEX: 000 | S: 0 | C: 0 | B:0 (No cacheable, no shareable)| 1M SIZE | ENABLE */ MPU->RASR = (0 << 28) | (0x3 << 24) | (0x0 << 19) | (0 << 18) | (0 << 17) | (0 << 16) | (0xFF < 8) | (0x13 << 1) | (1 << 0); //Region size and enable MPU->CTRL = MPU_CTRL_ENABLE_Msk | MPU_CTRL_PRIVDEFENA_Msk;

SDRAM性能基准

最后,小编在LPC5460x经过程序运行CoreMark性能基准测试,总结了一点点经验,分享给大家

SDRAM(16位带宽)中的代码执行效率仅为在内部SRAM中执行效率性能40%,大约是内部FLASH中运行代码性能的50%;

代码在SDRAM中运行时,较高的CPU频率(CPU没有Cache)不能改善执行效率,这时SDRAM带宽成为系统性能的瓶颈。

基于这样的测试结果,建议大家在要求较高性能时,把程序代码放在内部SRAM执行,而用片外大容量的SDRAM存放海量的数据。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • mcu
    mcu
    +关注

    关注

    146

    文章

    16977

    浏览量

    350215
  • SDRAM
    +关注

    关注

    7

    文章

    422

    浏览量

    55152

原文标题:MCU怎么在扩展的SDRAM上运行程序?

文章出处:【微信号:mcugeek,微信公众号:MCU开发加油站】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    MCU不支持任何LCD显示吗?

    我看到很多MCU不支持LCD,以STM32 F4系列为例,该系列很多MCU的 display controller 项都表明“-”,如下图。那么请问这样的MCU就完全
    发表于 09-25 11:41

    不支持的BIOS?

    PCIe NVMe(M键),它支持上面的UEFI启动和英特尔RST15.5 ..但是当我安装optane时,它在intel optane app ver 16.x上说“不支持的BIOS或BIOS设置
    发表于 10-25 14:58

    MCU的嵌入式系统设计,如何运行SDRAM

    时,开发者通常考虑使用 SDRAM。别问我为什么你的 MCU 不支持 SDRAMSDRAM 是同步动态随机存取存储器的缩写。在微控制器应
    发表于 11-04 08:03

    为什么你的MCU不支持SDRAM

    在使用MCU的嵌入式系统设计中,当程序或者数据内存占用太大而无法放入片上闪存或SRAM时,开发者通常考虑使用SDRAM。别问我为什么你的MCU不支持SDRAMSDRAM是...
    发表于 12-16 06:28

    CH32V103不支持开源平台吗?

    如题。CH32V103 不支持 J-Link?不支持 Linux 和 macOS 环境?不支持公版 Eclipse、OpenOCD 和 GDB?
    发表于 06-07 11:07

    不支持器件的问题

    我装了Quartus11.0,装了器件库,然后破解了Quartus。可是编译工程,提示破解文件不支持器件。这应该如何解决?谢谢!
    发表于 03-19 14:26

    苹果iPad不支持繁体中文

    苹果iPad不支持繁体中文     北京时间1月29日消息,美国苹果计算机推出的iPad不支持繁体中文,苹果台湾官方表示:要等
    发表于 01-30 09:50 1083次阅读

    小米手表为什么到现在还不支持iOS系统

    小米手表双11就开售了,不过50天都过去了,却依然不支持iOS系统,这究竟是什么原因呢?
    发表于 01-02 14:17 5438次阅读

    MCU的嵌入式系统设计如何运行SDRAM

    在使用 MCU 的嵌入式系统设计中,当程序或者数据内存占用太大而无法放入片上闪存或 SRAM 时,开发者通常考虑使用 SDRAM。别问我为什么你的 MCU 不支持
    发表于 12-23 12:18 10次下载

    openharmony不支持安卓吗

    前面议论纷纷的鸿蒙是安卓套壳时代话题结束了,现在,openharmony 支不支持安卓系统的话题又出现了?那么,openharmony 到底支不支持安卓系统呢?
    的头像 发表于 06-23 09:43 2060次阅读

    华为p50为什么不支持5g

    华为p50为什么不支持5g?这是近日广大网友用户吐槽的一个问题,华为已经于近日正式发布了华为p50系列,并将全面支持鸿蒙2.0系统,但是为什么却不支持5G呢?
    的头像 发表于 08-01 09:12 6.9w次阅读

    MCU如何在扩展的SDRAM上运行程序?

    在使用MCU的嵌入式系统设计中,当程序或者数据内存占用太大而无法放入片上闪存或SRAM时,开发者通常考虑使用SDRAM。别问我为什么你的MCU不支持
    发表于 10-26 19:20 12次下载
    <b class='flag-5'>MCU</b>如何在扩展的<b class='flag-5'>SDRAM</b>上运行程序?

    MCU的嵌入式系统设计,运行SDRAM(运行效率比较)

    时,开发者通常考虑使用 SDRAM。别问我为什么你的 MCU 不支持 SDRAMSDRAM 是同步动态随机存取存储器的缩写。在微控制器应
    发表于 10-29 11:36 0次下载
    <b class='flag-5'>MCU</b>的嵌入式系统设计,运行<b class='flag-5'>SDRAM</b>(运行效率比较)

    Questa Sim不支持-novopt问题

    在仿真中为防止信号被优化,会在modelsim仿真的do文件中使用vsim -novopt项,但是Questa Sim已经不支持,并会提示以下信息。所以要观察信号第一步先要解决该问题。
    的头像 发表于 12-23 10:34 5162次阅读
    Questa Sim<b class='flag-5'>不支持</b>-novopt问题

    为什么RS485不支持任意拓扑

    RS485不支持任意拓扑,因为任意拓扑在分支处会产生大量的驻波和反射。这是由于阻抗不连续所造成的。
    的头像 发表于 10-27 11:47 880次阅读
    为什么RS485<b class='flag-5'>不支持</b>任意拓扑