0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何提高pcb的抗干扰能力

PCB线路板打样 来源:ct 2019-09-18 14:25 次阅读

电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB设计中降低噪声与电磁干扰的一些小窍门。

下面是经过多年设计总结出来的,在PCB设计中降低噪声与电磁干扰的24个窍门:

(1)能用低速芯片就不用高速的,高速芯片用在关键地方。

(2)可用串一个电阻的办法,降低控制电路上下沿跳变速率。

(3)尽量为继电器等提供某种形式的阻尼。

(4)使用满足系统要求的最低频率时钟

(5)时钟产生器尽量近到用该时钟的器件。石英晶体振荡器外壳要接地。

(6)用地线将时钟区圈起来,时钟线尽量短。

(7)I/O驱动电路尽量近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。

(8)MCD无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。

(9)闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。

(10)印制板尽量,使用45折线而不用90折线布线以减小高频信号对外的发射与耦合

(11)印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。

(12)单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层板以减小电源,地的容生电感。

(13)时钟、总线、片选信号要远离I/O线和接插件。

(14)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。

(15)对A/D类器件,数字部分与模拟部分宁可统一下也不要交叉。

(16)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚远离I/O电缆。

(17)元件引脚尽量短,去耦电容引脚尽量短。

(18)关键的线要尽量粗,并在两边加上保护地。高速线要短要直。

(19)对噪声敏感的线不要与大电流,高速开关线平行。

(20)石英晶体下面以及对噪声敏感的器件下面不要走线。

(21)弱信号电路,低频电路周围不要形成电流环路。

(22)信号都不要形成环路,如不可避免,让环路区尽量小。

(23)每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。

(24)用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23099

    浏览量

    397963
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    43051
收藏 人收藏

    相关推荐

    如何提高 SG-8200CG 可编程晶振的抗干扰性能?

    提高爱普生SG-8200CG可编程晶振的抗干扰性能,主要涉及优化晶振的设计、使用环境和应用策略。以下是一些常见的提高抗干扰性能的方法:1.优化电源设计电源噪声是晶振受干扰的重要来源之一
    的头像 发表于 11-19 16:50 173次阅读
    如何<b class='flag-5'>提高</b> SG-8200CG 可编程晶振的<b class='flag-5'>抗干扰</b>性能?

    如何提高PCB电路板抗干扰能力

    印制电路板(PCB)是电子产品中电路元件和器件的支撑件,提供电气连接。随着电子技术发展,PCB 密度越来越高,其设计好坏对抗干扰能力影响大。如设计不当,会对电子产品可靠性产生不利影响。
    的头像 发表于 10-07 14:32 217次阅读

    TAS5630 SE模式时,IC如何提高干扰能力

    ,C23至0.1uF,问题同样存在。 C与D之间互相干扰。 当A+B输入100HZ ,随着输出幅度增大,C,D会有干扰输出,输出频率随A+B幅度增大而增大。 当将PCB改成2*BTL模式时 ,CMRR
    发表于 09-25 08:28

    GY10-F100-DL磁感应开关抗干扰能力强有什么影响

    磁感应开关的抗干扰能力对其应用性能和可靠性具有重要影响。通过采取一系列措施来提高抗干扰能力,可以确保磁感应开关在复杂电磁环境中保持稳定的工
    的头像 发表于 09-13 16:34 246次阅读

    LM386在电源干扰严重的环境下,抗干扰能力不强,输出较大,有什么可以替代的嘛?

    发现LM386在电源干扰严重的环境下,抗干扰能力不强,输出较大。 请问有什么芯片可以替代?或者说LM386有升级款吗?希望芯片引脚能一致。
    发表于 09-02 07:13

    如何通过增强抗干扰能力提高LoRa通信效果

    提高LoRa模块的抗干扰能力是确保其在复杂无线环境中稳定通信的关键。通过采用频谱扩频技术、选择合适的扩频因子、优化信道选择和频率规划、使用前向纠错编码以及实现自适应速率,LoRa可以显著提升通信质量
    的头像 发表于 08-05 17:09 1287次阅读
    如何通过增强<b class='flag-5'>抗干扰</b><b class='flag-5'>能力</b><b class='flag-5'>提高</b>LoRa通信效果

    如何提高LoRa抗干扰能力来提升通信质量的几种技术分享

    LoRa(Long Range)技术凭借其远距离传输、低功耗和高抗干扰能力,在物联网(IoT)领域得到了广泛应用。 LoRa技术 强大的抗干扰能力不仅
    的头像 发表于 07-23 18:37 1391次阅读

    PLC与触摸屏的抗干扰对策有哪些?

    为了提高PLC系统的抗干扰能力,应从设计入手。在具体工程的抗干扰设计中,可选择抗干扰能力强的产品
    的头像 发表于 07-19 08:50 558次阅读

    储能PCB设计与制造思考 探讨储能PCB设计与制造中的关键要素

    建议采用多层PCB设计,以提供更多的布线层和地层。这有助于降低电阻、电感和噪声,并提高PCB抗干扰能力。在储能系统中,信号的稳定传输是至关
    发表于 05-14 11:25 1092次阅读
    储能<b class='flag-5'>PCB</b>设计与制造思考 探讨储能<b class='flag-5'>PCB</b>设计与制造中的关键要素

    STM32抗干扰能力如何?

    ,打算换这个芯片。但是有很多人说STM32抗干扰能力很差,在复杂电池环境下容易死机!各位有没有用它做个类似的产品啊 ?效果如何 ?
    发表于 04-25 06:15

    ZR执行器的抗干扰能力:稳定运行的关键

    ZR执行器的抗干扰能力:稳定运行的关键-速程精密 在工业自动化领域,ZR执行器作为一种重要的终端设备,其性能的稳定性对于整个自动化系统的运行至关重要。而抗干扰能力作为ZR执行器稳定运行
    的头像 发表于 03-15 18:00 509次阅读
    ZR执行器的<b class='flag-5'>抗干扰</b><b class='flag-5'>能力</b>:稳定运行的关键

    单片机抗干扰措施有哪些?

    电磁干扰(EMI)问题日益成为影响单片机稳定性与可靠性的主要障碍。因此,探讨和实施有效的抗干扰措施对于提高单片机系统的性能至关重要。下面为大家简单介绍一种单片机抗干扰措施
    的头像 发表于 03-15 16:36 2507次阅读
    单片机<b class='flag-5'>抗干扰</b>措施有哪些?

    抗干扰磁环的原理及应用 为什么要设置抗干扰磁环?

    抗干扰磁环的原理及应用 为什么要设置抗干扰磁环?抗干扰磁环使用方法  抗干扰磁环的原理及应用 1. 抗干扰磁环的原理:
    的头像 发表于 03-14 15:46 4216次阅读

    用CYUSB3014的时候,怎么样增强芯片的抗干扰能力

    如题,请问各位大神,用CYUSB3014的时候,怎么样增强芯片的抗干扰能力,目前在测试EFT(+/-2kv 5Khz和100Khz)和ESD的时候,都会导致CYUSB3014和PC的连接断开,感觉和按下FX3_RESET按键的效果一样,针对RESET电路,怎么样增强
    发表于 02-28 07:35

    怎样才能验证ADAS功能的抗干扰能力

    来自一位客户的咨询,麻烦帮忙解答,越详细越好,有图有真相,可以适当提供一些英飞凌解决方案和产品推荐。 现如今无线通信设备这么多,怎样才能验证ADAS功能的抗干扰能力
    发表于 02-02 07:20