适用于 Versatile Express 的软宏单元模型
软宏单元模型 (SMM) 是 ARM 处理器的一种 FPGA 实现形式,是使用 ARM 开发板构建的。二进制映像受 FPGA 的内置加密机制保护,因此,添加任何自定义外设 IP 都将需要向开发系统中添加额外的逻辑子板。
通过使用 FPGA 技术,我们可以在代工厂提供任何硬硅设备之前提供包含功能完整且经过测试的最新 ARM 处理器样例的板。
它通常适用于由一个或多个逻辑子板 Express 板构造的 SMM。由于主板上没有 SDRAM,因此通常会包括一个 PISMO2 或 SODIMM 内存模块以提供系统 SDRAM。
SMM 的特性类似于 Versatile Express 处理器子板,可以安装在 V2M-P1 主板上以用作现成的开发系统。FPGA 中的 PLL 用于为 FPGA 实现提供尽可能高的 CPU 速度。由于它是处理器子板 Express 板的插入式替换设备,因此只实现一组外接 AMBA® AXI™ 总线。
Versatile Express 中提供了用于以下 ARM 处理器的 SMM:
Cortex™-R5 MPCore™
Cortex-R7 MPCore
Cortex-A15 MPCore
为什么使用软宏模型?
早期访问包含新 ARM 处理器技术的开发硬件
- CPU 速度比典型软件或硬件仿真更快
- 当与处理器子板 Express 相当的硬硅设备可用时,可以用其替换处理器子板 SMM。之后可以重新使用逻辑子板 Express 板来建立 IP 原型
-
嵌入式主板
+关注
关注
7文章
6087浏览量
35672 -
米尔科技
+关注
关注
5文章
227浏览量
21147
发布评论请先 登录
相关推荐
如何查看CPLD各个可编程逻辑宏单元设计
ARM官方 ARM Versatile Express系列开发板
寻找一款宏单元数多,封装小的FPGA或CPLD芯片
ADC SAR SEQ组件使用的宏单元数量多于数据表规格?
如何为 i.MIMXRT1064 EVK启用ETM(嵌入式跟踪宏单元)功能?
Veratile Express 配置技术参考手册
V2S-R5现场可编程门阵列工程规范
V2S-R7现场可编程门阵列工程规范
米尔科技Versatile Express 主板 介绍
![<b class='flag-5'>米尔</b>科技<b class='flag-5'>Versatile</b> <b class='flag-5'>Express</b> 主板 <b class='flag-5'>介绍</b>](https://file.elecfans.com/web1/M00/AA/61/o4YBAF2pd7eAFmi7AAA9L0ZRsIM223.jpg)
米尔科技Versatile Express处理器子板介绍
![<b class='flag-5'>米尔</b>科技<b class='flag-5'>Versatile</b> <b class='flag-5'>Express</b>处理器子板<b class='flag-5'>介绍</b>](https://file.elecfans.com/web1/M00/AA/B8/pIYBAF2pd9eADPuKAABMoxdfuOg164.jpg)
米尔科技Versatile Express逻辑子板规格
![<b class='flag-5'>米尔</b>科技<b class='flag-5'>Versatile</b> <b class='flag-5'>Express</b>逻辑子板规格](https://file.elecfans.com/web1/M00/AA/61/o4YBAF2pd7-AdCWiAAAkGVua5us218.gif)
评论