今晚,西部数据宣布推出SSD新品,SN550,简单来说就是对现款NVMe蓝盘的升级。
升级点主要体现在,新的自研主控芯片,新的散热设计、最大1TB容量、更多的PCIe通道等。
具体来说,SN550换装西数自研新主控,PCIe 3.0通道从x2增加到x4,官方给出理论最高连续读取速度从SN500的1700MB/s提高到2400MB/s。
散热方面,96层TLC闪存不再和主控芯片“紧急集合”,而是分置两端,散热表现更优异。
可靠性方面,250GB、500GB、1TB都能实现每日全盘写入0.3次,和SN500一致,提供5年质保。
SN550的海外价格是,250GB 55美元(约合387元),500GB 65美元,1TB 100美元。目前,SN500 250GB的国行价格为329元。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
SSD
+关注
关注
20文章
2851浏览量
117238 -
固态硬盘
+关注
关注
12文章
1452浏览量
57270 -
西部数据
+关注
关注
5文章
526浏览量
46116
发布评论请先 登录
相关推荐
如何检查pcie插槽兼容性
不同的版本和通道宽度,这决定了数据传输速率和带宽。以下是一些常见的PCIe插槽规格: PCIe 1.0 :2.5 GT/s 数据传输速率,x1、x4
PCIe 4.0与PCIe 3.0的性能对比
/s。这意味着在相同的通道数量下,PCIe 4.0的总带宽是PCIe 3.0的两倍。 1.1 理论带宽 PCIe
PCIe双通道/四通道250Msps信号采集处理模块
LBSP11020X-PE是一款基于PCIe总线架构的高性能中频信号采集处理模块,具备2/4通道高性能ADC,采用Xilinx公司XC7K325T/410T FPGA作为实时处理器,
INA826信号频率增加到40kHz时放大倍数显著减小,为什么?
在输入信号频率为550HZ时,输出信号的放大增益和计算值一致。当信号频率增加到40kHz时放大倍数显著减小。运放的带宽不是1MHz吗?怎么频率到40kHz放大倍数就衰减这么多。
发表于 08-27 08:05
pcie4.0和pcie3.0接口兼容吗
速率、通道数量、功耗等方面有所不同。 PCIe 3.0是PCIe总线的第三个版本,于2010年发布。它的最大传输速率为8 Gbps,支持最多32个通
高性能NVMe主机控制器,Xilinx FPGA PCIe 3
SEQ128K Q32T1测试模式下的读写性能。针对多路数据通道访问PCIe SSD,使用NVMe的多队列特性,NVMe Host Controller IP支持灵活配置DMA读写的
发表于 04-20 14:41
高性能NVMe主机控制器,Xilinx FPGA NVMe Host Accelerator IP
DMA-AXI4-Stream-In/Out或DMA-FIFO-In/Out接口ØNVMe队列的个数(配置DMA通道的个数)和深度可配置,平衡对PCIe SSD的DMA性能和消耗的逻辑
发表于 04-10 22:55
Xilinx FPGA高性能NVMe SSD主机控制器,NVMe Host Controller IP
DMA-AXI4-Stream-In/Out或DMA-FIFO-In/Out接口ØNVMe队列的个数(配置DMA通道的个数)和深度可配置,平衡对PCIe SSD的DMA性能和消耗的逻辑
发表于 03-27 17:23
Xilinx FPGA NVMe主机控制器IP,高性能版本介绍应用
,NVMe Host Controller IP所消耗的BRAM比较多,可以达到CrystalDiskMark测试软件SEQ128K Q32T1测试模式下的读写性能。针对多路数据通道访问PCIe SSD
发表于 03-09 13:56
Xilinx FPGA 1/4/8通道PCIe-DMA控制器IP,高性能应用介绍
Subsystem资源(8通道) LUTs FFs BRAMs PCIe
资源 26614 33766 70 1表4 PCIe 2.0 x4
发表于 03-07 13:54
Xilinx FPGA NVMe Host Controller IP,NVMe主机控制器
DMA-AXI4-Stream-In/Out或DMA-FIFO-In/Out接口ØNVMe队列的个数(配置DMA通道的个数)和深度可配置,平衡对PCIe SSD的DMA性能和消耗的逻辑
发表于 02-21 10:16
评论