据ZDnet报道,三星宣布,已成功将EUV技术应用于DRAM的生产中。
三星已经出货了100万个使用EUV工艺制造的10nm级DDR4 DRAM模块,并得到了客户的评估。三星表示,评估工作完成后,将为明年大规模生产新的DRAM铺平道路。
三星在平泽工厂的EUV专用V2生产线将于下半年开始生产DRAM模块。该生产线预计将生产4代10nm级DDR5和LPDDR5。
这是平泽工厂除7nm逻辑芯片外又一使用EUV技术生产的芯片,三星称,EUV技术将使其单个12英寸晶圆的生产效率提升一倍。
三星、英特尔和台积电等全球半导体制造商预计都将扩大EUV技术在芯片生产中的应用。三星此前曾表示,计划利用EUV技术生产3nm芯片。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
DRAM
+关注
关注
40文章
2303浏览量
183311 -
三星电子
+关注
关注
34文章
15855浏览量
180923 -
EUV
+关注
关注
8文章
604浏览量
85968
发布评论请先 登录
相关推荐
三星与海力士引领DRAM革新:新一代HBM采用混合键合技术
在科技日新月异的今天,DRAM(动态随机存取存储器)作为计算机系统中的关键组件,其技术革新一直备受瞩目。近日,据业界权威消息源透露,韩国两大DRAM芯片巨头——三星和SK海力士,都将在
传三星电子12nm级DRAM内存良率不足五成
近日,据韩国媒体报道,三星在其1b nm(即12nm级)DRAM内存生产过程中遇到了良率不足的挑战。目前,该制程的良率仍低于业界一般目标的80%~90%,仅达到五成左右。为了应对这一局面,三星
三星已成功开发16层3D DRAM芯片
在近日举行的IEEE IMW 2024活动上,三星DRAM部门的执行副总裁Siwoo Lee宣布了一个重要里程碑:三星已与其他公司合作,成功研发出16层3D
三星电子研发16层3D DRAM芯片及垂直堆叠单元晶体管
在今年的IEEE IMW 2024活动中,三星DRAM业务的资深副总裁Lee指出,已有多家科技巨头如三星成功制造出16层3D DRAM,其中
三星、SK海力士对DRAM和NAND产量持保守态度
在DRAM和NAND芯片的生产上,三星和SK海力士两大巨头依然保持谨慎态度。尽管四月份8Gb DDR4 DRAM通用内存的合约价环比上涨,这一上涨主要归因于地震影响美光内存产能,进而推
三星否认MR-RUF方式用于HBM内存生产
实现HBM的关键所在为多层DRAM堆叠,市场主要采用两种键合作程: SK海力士旗下的MR-RUF与三星的TC-NCF方案。前者为反流焊接粘附DRAM,后填塑模具填充间隙;后者则为热压粘连NCF(非导电薄膜)至各
三星电子成功发布其首款12层堆叠HBM3E DRAM—HBM3E 12H
2024年2月27日 - 三星电子今日宣布,公司成功发布其首款12层堆叠HBM3E DRAM——HBM3E 12H,这是三星目前为止容量最大的HBM产品。
三星在硅谷建立3D DRAM研发实验室
三星电子,全球领先的存储芯片制造商,近日宣布在美国设立新的研究实验室,专注于开发新一代3D DRAM技术。这个实验室将隶属于总部位于美国硅谷的Device Solutions America (DSA),负责
三星正在研发新型LLW DRAM存储器
近日,三星宣布正在研发一种新型的LLW DRAM存储器,这一创新技术具有高带宽和低功耗的特性,有望引领未来内存技术的发展。
传三星/SK海力士已开始订购DRAM机群工艺和HBM相关设备
数据显示,首尔半导体操作 DRAM晶圆及HBM相关设备的定单数量有所上升。其中三星电子已开始扩大其HBM生产能力,并启动大规模HBM设备采购;此外,三星和SK海力士计划加强
三星将于明年量产LPDDR5T DRAM芯片
三星将从明年开始批量生产LPDDR5T DRAM芯片。三星电子副总裁Ha-Ryong Yoon最近在投资者论坛上介绍了公司状况和今后计划等。当投资者询问
评论