0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

FinFET逐渐失效不可避免,英特尔研发全新设计的晶体管GAA-FET

牵手一起梦 来源:Ai芯天下 作者:佚名 2020-04-01 16:01 次阅读

前言:

不可否认,5nm制程的演进是各项技术和产业逐步成熟、变革的必经之路,亦是根基。

5nm是核心工艺的重要节点

5nm先进制程已不仅仅是代工厂商之间的战争,它亦是核心工艺和半导体材料走到极限的重要转折节点。

芯片制程演进到5nm,它晶体管的集成度和精细化程度都要比以往更高,可容纳更复杂的电路设计,并将更丰富的功能融入其中。

但从目前行业的普遍应用上看,许多产品用28nm、14nm,甚至10nm就已绰绰有余,再费劲花更高的成本与精力来研发5nm制程,暂且看来就是个赔本的买卖。

话虽如此,当我们把目光放至未来,随着5GAI技术的发展,以及全球大数据的爆发式增长,5G智能终端、VR/AR产品、机器人AI和超算等产品的成熟和应用,都将对芯片的性能、能耗和算力都有着更加严格的要求。

FinFET工艺盛行多年

FinFET和FD-SOI使摩尔定律得以延续传奇,之后两者却走出了不同的发展道路。FinFET工艺先拔头筹,英特尔最早于2011年推出了商业化的FinFET工艺技术,显著提高了性能并降低了功耗,之后台积电采用FinFET技术亦取得了巨大的成功,随后FinFET大放异彩,成为全球主流晶圆厂的首选。

随着制程工艺的升级,晶体管的制作也面临着困难,英特尔最早在22nm节点上首发了FinFET工艺,当时叫做3D晶体管,就是将原本平面的晶体管变成立体的FinFET晶体管,提高了性能,降低了功耗。

FinFET晶体管随后也成为全球主要晶圆厂的选择,一直用到现在的7nm及5nm工艺。

随着制程技术的升级,芯片的电晶体制作也面临着瓶颈。英特尔最早在22纳米的节点上首先使用了FinFET电晶体技术,不仅提高了芯片的性能,也降低了功耗,随后,FinFET电晶体也成为全球主要晶圆厂制程发展的选择,一直用到现在的7纳米及5纳米制程节点上。

FinFET与FD-SOI两大工艺各有千秋,但随着制程推进到5nm节点,工艺技术的发展又将面临一个新的分水岭。

在大多数业内人士看来,现阶段包括FinFET和FD-SOI在内的芯片工艺,都将在5nm制程之后失效。

FinFET逐渐失效不可避免,英特尔研发全新设计的晶体管GAA-FET

与FinFET的不同之处在于,GAA设计通道的四个面周围有栅极,减少漏电压并改善了对通道的控制,这是缩小工艺节点时的基本步骤。通过使用更高效的晶体管设计,加上更小的节点,将能实现更好的能耗比。

资深人士对此也提及,工艺节点不断前进的动能在于提升性能、降低功耗。而当工艺节点进阶到3nm时,FinFET经济已不可行,将转向GAA。

值得注意的是,GAA技术也有几种不同的路线,未来的细节有待进一步验证。而且,转向GAA无疑涉及架构的改变,业内人士指出这对设备提出了不同的要求,据悉一些设备厂商已在开发特殊的刻蚀、薄膜设备在应对。

目前,全球FinFET工艺已迈入5纳米制程,FD-SOI工艺也迈进了12纳米进程。但英特尔、台积电、三星都在准备3纳米甚至2纳米工艺。据悉针对下一个节点3纳米,正在开发一种全新设计的晶体管GAA-FET,和目前使用的FinFET又不一样。

FinFET逐渐失效不可避免,英特尔研发全新设计的晶体管GAA-FET

FinFET逐渐失效不可避免

半导体工艺制程在进入32nm以下的节点后,每一步都历尽艰辛。在如此小的尺度上,人们习以为常的传统物理定律都会逐渐失去效果,量子效应逐渐成为制程前进的拦路虎。为此,科学家和工程师们在过去的数年间发明了各种各样的增强技术来对抗继续微缩尺度所带来的不确定性。

包括High-K、特种金属、SOI、FinFET、EUV等技术纷至沓来,终于将半导体工艺的典型尺寸推进至7nm时代、甚至5nm时代。但是如果要进一步向更小尺寸的工艺节点前行的话,人们又遇到了更多的麻烦。

现有半导体制造的主流工艺往往采用“鳍片晶体管”也就是FinFET技术进行,它成功地延续了22nm以下数代半导体工艺的发展。从技术发展角度来看,平面晶体管在尺寸缩小至22nm后,漏电流控制将变得很困难。这是因为势垒隧道效应导致了电流泄露。

从22nm时代开始,FinFET就成为各家厂商用于缩小晶体管尺寸的法宝。不过再好的法宝也有失效的一天。

随着晶体管尺度向5nm甚至3nm迈进,FinFET本身的尺寸已经缩小至极限后,无论是鳍片距离、短沟道效应、还是漏电和材料极限也使得晶体管制造变得岌岌可危,甚至物理结构都无法完成。

FinFET逐渐失效不可避免,英特尔研发全新设计的晶体管GAA-FET

GAA因成本昂贵+难度极高成难点

半导体工艺发展到现在,虽然单个晶体管成本下降,但是就整体工艺流片和投产而言,成本是一路上扬的,并且技术难度越来越高。

新世代工艺已经高度集中到三星、台积电和英特尔三家厂商手中,其他厂商无论是钱不够,还是技术不够,都已经无法染指新的GAA工艺。

从65nm到5nm时代,28nm工艺的成本为0.629亿美元,但到了5nm时代,成本将暴增至4.76亿美元,在3nmGAA时代,这个数值将进一步提升。三星宣称3nm GAA技术的成本比5nm会上升一些,可能会超过5亿美元。

昂贵的价格相对应的是极高的工艺难度。三星给出的有关制造GAA晶体管的工艺过程显示,GAA的制造和传统的FinFET有一定的相似之处,但是其技术要求更高,难度也更大一些。

FinFET逐渐失效不可避免,英特尔研发全新设计的晶体管GAA-FET

GAA制造方式主要是通过外延反应器在集体上制造出超晶格结构,这样的结构至少需要硅锗材料或者三层硅材料堆叠而成,并且还需要形成STI浅槽隔离,接下来需要多晶硅伪栅成像、隔离层和内部隔离层成型、漏极和源极外延、沟道释放、高K金属栅极成型、隔离层中空、环形触点成型等。

其中的难点在于如何环绕着纳米线(片)沟道的栅极,其中STI浅槽隔离结构后期的隔离层等制造都非常困难。

除了制造本身外,GAA工艺要求EUV光刻的配合。因为现在半导体尺寸已经如此之小,甚至远远小于光源的波长,EUV已经是必须的方法。

但是目前EUV光刻机还不够成熟,芯片产能和速度都不够快,因此在早期可能只有一部分采用EUV光刻完成,其余的部分依旧会采用沉浸式光刻和多重成像技术。

结尾:

虽然目前包括三星、台积电、英特尔都对GAA技术表示兴趣或者已经开始试产,但是GAA技术究竟是不是5nm之后甚至3nm和更远时代的最佳选择,业内还是有一些不同意见,但就目前来看,GAA还是很接近的。

责任编辑:gt

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 英特尔
    +关注

    关注

    61

    文章

    10007

    浏览量

    172145
  • AI
    AI
    +关注

    关注

    87

    文章

    31490

    浏览量

    269875
  • 大数据
    +关注

    关注

    64

    文章

    8908

    浏览量

    137643
收藏 人收藏

    相关推荐

    互补场效应晶体管的结构和作用

    随着半导体技术不断逼近物理极限,传统的平面晶体管(Planar FET)、鳍式场效应晶体管FinFET)从平面晶体管
    的头像 发表于 01-24 10:03 223次阅读
    互补场效应<b class='flag-5'>晶体管</b>的结构和作用

    英特尔IEDM 2024大晒封装、晶体管、互连等领域技术突破

    远的发展。 英特尔通过改进封装技术将芯片封装中的吞吐量提升高达100倍,探索解决采用铜材料的晶体管在开发未来制程节点时可预见的互连微缩限制,并继续为先进的全环绕栅极(GAA晶体管及其
    的头像 发表于 12-25 09:52 218次阅读
    <b class='flag-5'>英特尔</b>IEDM 2024大晒封装、<b class='flag-5'>晶体管</b>、互连等领域技术突破

    IBM与Rapidus在多阈值电压GAA晶体管技术的新突破

    IBM 与日本芯片制造商 Rapidus 在 2024 IEEE IEDM 国际电子器件会议上,对外展示了双方携手合作所研发的多阈值电压 GAA 晶体管技术成果。该技术上的重大突破预计会被应用于
    的头像 发表于 12-12 15:01 269次阅读

    英特尔推出全新英特尔锐炫B系列显卡

    英特尔锐炫B580和B570 GPU以卓越价值为时新游戏带来超凡表现。   > 今日,英特尔发布全新英特尔锐炫 B系列显卡(代号Battlemage)。
    的头像 发表于 12-07 10:16 887次阅读
    <b class='flag-5'>英特尔</b>推出<b class='flag-5'>全新</b><b class='flag-5'>英特尔</b>锐炫B系列显卡

    英特尔发布全新企业AI一体化方案

    近日,英特尔正式推出了全新的企业AI一体化方案。该方案以英特尔至强处理器和英特尔Gaudi 2D AI加速器为核心硬件,结合OPEA开放软件平台,致力于为企业提供开放、可扩展的端到端解
    的头像 发表于 12-03 11:20 275次阅读

    晶体管与场效应的区别 晶体管的封装类型及其特点

    晶体管与场效应的区别 工作原理 : 晶体管晶体管(BJT)基于双极型晶体管的原理,即通过控制基极电流来控制集电极和发射极之间的电流。
    的头像 发表于 12-03 09:42 367次阅读

    英特尔至强品牌新战略发布

    品牌是企业使命和发展的象征,也承载着产品特质和市场认可。在英特尔GTC科技体验中心的英特尔 至强 6 能效核处理器发布会上,英特尔公司全球副总裁兼首席市场营销官Brett Hannath宣布推出
    的头像 发表于 10-12 10:13 475次阅读

    技术前沿:“环抱”晶体管与“三明治”布线

    晶体管和PowerVia背面供电技术。这两项技术首次成功集成于Intel 20A制程节点,也将用于Intel 18A。 RibbonFET:栅极“环抱”晶体管 通过RibbonFET晶体管
    的头像 发表于 09-11 17:57 367次阅读
    技术前沿:“环抱”<b class='flag-5'>晶体管</b>与“三明治”布线

    英特尔是如何实现玻璃基板的?

    在今年9月,英特尔宣布率先推出用于下一代先进封装的玻璃基板,并计划在未来几年内向市场提供完整的解决方案,从而使单个封装内的晶体管数量不断增加,继续推动摩尔定律,满足以数据为中心的应用的算力需求
    的头像 发表于 07-22 16:37 387次阅读

    英特尔逐步停止Ponte Vecchio GPU生产,专注于Gaudi 2/3产品

    这款GPU是英特尔在2022年正式宣布推出的,它拥有超过1000亿个晶体管,旨在推动公司进入更广泛的AI和高性能计算领域。
    的头像 发表于 05-15 10:20 451次阅读

    英特尔酷睿Ultra通过全新英特尔vPro平台将AI PC惠及企业

    近日,英特尔在2024年世界移动通信大会(MWC 2024)上宣布,全新英特尔®vPro®平台将AI PC的优势惠及商用客户。
    的头像 发表于 03-18 15:07 566次阅读

    英特尔推出全新vPro平台,将AI PC的优势延伸至商用领域

    在2024年世界移动通信大会(MWC 2024)上,英特尔宣布了其全新英特尔®vPro®平台的发布,旨在将AI PC的先进功能带给商用客户。这一平台结合了内置英特尔锐炫™GPU的
    的头像 发表于 03-03 15:47 1224次阅读

    英特尔押注18A制程,力争重回技术领先地位

    据悉,18A 制程是英特尔技术引领道路上的关键阶段,虽非直接采用 1.8纳米工艺,英特尔仍自豪宣称其性能与晶体管密度媲美友商的 1.8 nm制程。
    的头像 发表于 02-29 15:13 773次阅读

    Cirrus Logic与英特尔和微软在全新的PC参考设计上进行合作

    Cirrus Logic 近日与英特尔和微软在全新的PC参考设计上进行合作。该设计将采用Cirrus Logic的高性能音频和电源技术以及英特尔即将推出的代码为Lunar Lake的客户端处理器。
    的头像 发表于 02-27 13:49 459次阅读

    英特尔3D封装工艺进入量产,集成万亿晶体管

    众所周知,整个半导体领域正迈进一个同时整合多个‘芯粒’(Chiplets,也被称为‘小芯片’)在同一封装中的多元时代。基于此,英特尔的 Foveros 及新型 EMIB(嵌入式多芯片互连桥接)等高级封装解决方案被誉为能将一万亿个晶体管融于单一封装之内
    的头像 发表于 01-26 09:44 655次阅读