0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

半导体将迎来属于2nm的时代

如意 来源:中国电子报 作者:中国电子报 2020-06-19 18:21 次阅读

目前,推动半导体行业发展的方式主要有两种,一个是尺寸缩小,另一个是硅片直径增大。由于硅片直径增大涉及整条生产线设备的更换,因此目前主要发展路线是尺寸的缩小。除此之外,利用成熟特色工艺及第三代半导体材料改进半导体产品的性能也被企业大量采用,这将开辟摩尔定律的另一片新的天地。

台积电、三星角力先进工艺

据悉,台积电3纳米工厂已经通过环境评测,依据原定时程,全球座3纳米工厂,可望在2020年动工,2022年年底量产。

此外,由于三星在台积电之前抢先公布它的3纳米将采用环栅FinFET的纳米片结构,两家3纳米制程战争一触即发。另有消息报道,台积电仍沿用升级版的FinFET架构,可能采用迁移率更高的材料,而非环栅纳米片结构。

两家在不同的工艺与架构问题方面各自大作文章,其中的关键是要找出性能瓶颈之所在,然后以成本效益的方式使用工具来分别解决这些瓶颈。无论是I/O、内存接口还是过热的逻辑块,系统的运行速度都只能与该系统中最慢的组件一致。

其实,先进封装也是解决方案之一。在某些情况下,前道工艺的每一节点的进步都可能需要一个完全不同的体系结构与之配合。它可能是更多的软硬件协同设计,与整个设计优化为一个系统。如果有一种一致的方法来描述这些设备并将它们连接在一起,那么釆用chiplet等方法可以更节省时间。

目前至少有六种主流的芯片/小芯片组合方式,还有更多的正在进行中,不难想象每个芯片供应商会根据价格、功耗、性能甚至地区标准快速地提供定制解决方案。因此,虽然应用于高性能计算(HPC)及5G开发的芯片可能需要最新的2nm制程,但是与它配套的可能是16nm的SerDes、28nm电源模块和40nm安全芯片等,同时它们将集成在一体。

成本是关键因素

在半导体行业中,成本因素是非常关键的。有数据显示,7nm工艺的研发费用需要至少3亿美元,5nm工艺平均要5.42亿美元,3nm、2nm的工艺起步价大约在10亿美元左右。

据最新的消息,台积电原定于2020年6月试产的3nm工艺芯片,由于疫情原因可能将推迟到10月。台积电3nm工艺的总投资高达1.5万亿元新台币,约合500亿美元。目前在建厂方面至少已经花费200亿美元,可见投入之庞大。

近日台积电正式披露了其最新3nm工艺的细节详情,它的晶体管密度达到了2.5亿个/mm2。与5纳米相比,功耗下降了25%~30%,并且功能提升了10%~15%。

台积电重申,从7nm到5nm,再到未来的3nm,每一个节点都是全节点的提升。这不同于竞争对手的每一个节点都仅是部分性能的优化,并非全节点的性能提升。因此对于未来3nm制程方面的竞争,台积电是信心满满。

台积电还谈到2nm工艺技术进展,公司采用FinFet第六代技术平台开发3nm技术的同时,也已开始进行2nm制程技术研发,并针对2nm以下技术进行探索性研究。

对于极紫外光(EUV)技术,要减少光刻机的掩膜缺陷及制程堆叠误差,并降低整体成本。台积电表示,今年在2nm及更先进制程上,将着重于改善极紫外光技术的品质与成本。

半导体尺寸缩小远非有EUV光刻机就能实现的。严格地说,到3nm时,可能釆用现有的FinFET架构也无法达到,需要从器件的架构、工艺变异、热效应、设备与材料等方面综合解决。

由于HPC及5G等市场的需求,半导体业向3nm过渡已成定局,台积电及三星两家已经承诺,至多时间上有可能推迟。2nm的现实可能性也极大。由于费用过高及许多技术上的难点无法解决,外加必须有高端设备及材料的支持,所以1nm能否实现目前尚无法预言。但是半导体尺寸缩小的终点迟早会来临。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    454

    文章

    50500

    浏览量

    422298
  • 台积电
    +关注

    关注

    44

    文章

    5614

    浏览量

    166222
收藏 人收藏

    评论

    相关推荐

    联发科携手台积电、新思科技迈向2nm芯片时代

    近日,联发科在AI相关领域的持续发力引起了业界的广泛关注。据悉,联发科正采用新思科技以AI驱动的电子设计自动化(EDA)流程,用于2nm制程上的先进芯片设计,这一举措标志着联发科正朝着2nm芯片时代迈进。
    的头像 发表于 11-11 15:52 443次阅读

    Rapidus计划2027年量产2nm芯片

    Rapidus,一家致力于半导体制造的先锋企业,正紧锣密鼓地推进其2027年量产2nm芯片的计划。然而,这一雄心勃勃的目标背后,是高达5万亿日元(约合336亿美元)的资金需求。
    的头像 发表于 10-14 16:11 289次阅读

    台积电高雄2nm晶圆厂加速推进,预计12月启动装机

    台积电在高雄的2nm晶圆厂建设传来新进展。据台媒最新报道,台积电位于高雄的首座2nm晶圆厂(P1)即将竣工,标志着公司在先进制程技术上的又一重大突破。据悉,该晶圆厂已通知相关半导体厂务供应商,计划
    的头像 发表于 09-26 15:59 396次阅读

    消息称三星电子再获2nm订单

    三星电子在半导体代工领域再下一城,成功获得美国知名半导体企业安霸的青睐,承接其2nm制程的ADAS(高级驾驶辅助系统)芯片代工项目。
    的头像 发表于 09-12 16:26 456次阅读

    日本Rapidus 2nm原型生产线明年4月运营

    日本芯片产业迎来重要里程碑,Rapidus公司位于北海道的2nm原型生产线预计将于明年4月正式投入运营。这一消息标志着日本在半导体技术领域的雄心壮志正逐步变为现实,也预示着北海道有望成为全球芯片制造的新中心。
    的头像 发表于 09-03 15:47 378次阅读

    三星夺得首个2nm芯片代工大单,加速AI芯片制造竞赛

    半导体行业的激烈竞争中,三星电子于7月9日宣布了一项重大突破,成功赢得了日本人工智能(AI)企业Preferred Networks(PFN)的订单,为其生产基于尖端2nm工艺和先进封装技术的AI
    的头像 发表于 07-11 09:52 522次阅读

    日本Rapidus携手IBM深化合作,共同进军2nm芯片封装技术

    在全球半导体技术日新月异的今天,日本先进代工厂Rapidus与IBM的强强联合再次引发了业界的广泛关注。6月12日,Rapidus宣布,他们与IBM在2nm制程领域的合作已经从前端扩展至后端,双方共同开发芯粒(Chiplet)
    的头像 发表于 06-14 15:48 750次阅读

    Rapidus与IBM深化合作,共推2nm制程后端技术

    日本先进的半导体代工厂Rapidus本月初宣布,与IBM在2nm制程领域的合作进一步深化,从前端技术拓展至后端封装技术。此次双方的合作聚焦于芯粒(Chiplet)先进封装量产技术的
    的头像 发表于 06-14 11:23 546次阅读

    三星电子:加快2nm和3D半导体技术发展,共享技术信息与未来展望

    在技术研发领域,三星电子的3nm2nm工艺取得显著进步,预计本季度内完成2nm设计基础设施的开发;此外,4nm工艺的良率亦逐渐稳定。
    的头像 发表于 04-30 16:16 498次阅读

    半导体发展的四个时代

    台积电的 Suk Lee 发表了题为“摩尔定律和半导体行业的第四个时代”的主题演讲。Suk Lee表示,任何试图从半导体行业传奇而动荡的历史中发掘出一些意义的事情都会引起我的注意。正如台积电所解释
    发表于 03-27 16:17

    半导体发展的四个时代

    台积电的 Suk Lee 发表了题为“摩尔定律和半导体行业的第四个时代”的主题演讲。Suk Lee表示,任何试图从半导体行业传奇而动荡的历史中发掘出一些意义的事情都会引起我的注意。正如台积电所解释
    发表于 03-13 16:52

    苹果2nm芯片曝光,性能提升10%-15%

    据媒体报道,目前苹果已经在设计2nm芯片,芯片将会交由台积电代工。
    的头像 发表于 03-04 13:39 1028次阅读

    台积电2nm制程进展顺利

    台中科学园区已初步规划A14和A10生产线,视市场需求决定是否新增2nm制程工艺。
    的头像 发表于 01-31 14:09 648次阅读

    台积电2nm制程稳步推进,2025年实现量产

    得益于2nm制程项目的顺利推进,宝山、高雄新晶圆厂的建造工程正有序进行。台中科学园区已初步确定了A14与A10生产线的布局,具体是否增设2nm制程工艺根据市场需求再定。
    的头像 发表于 01-16 09:40 621次阅读

    2nm意味着什么?2nm何时到来?它与3nm有何不同?

    3nm工艺刚量产,业界就已经在讨论2nm了,并且在调整相关的时间表。2nm工艺不仅对晶圆厂来说是一个重大挑战,同样也考验着EDA公司,以及在此基础上设计芯片的客户。
    的头像 发表于 12-06 09:09 2683次阅读