0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB电路板怎么能有效抑制电磁干扰

PCB线路板打样 2020-07-27 15:23 次阅读

高速 PCB 设计中,差分信号的应用越来越广泛,这主要是因为和普通的单端信号走线相比,差分信号具有抗干扰能力强、能有效抑制 EMI、时序定位精确的优势。作为一名(准)PCB 设计工程师,我们当然需要充分理解差分信号!

关于差分信号

严格意义上来说,所有的电压信号都是“差分”的,因为一个电压总是相对另一个电压而言。但大部分情况下,我们会把“地”做为电压基准点,从而测得另一个电压值,这种信号被称为单端信号。由于是和“地”做比较,单端信号在 PCB 上的表现通常只有一根导线(Track)。

那什么是差分信号呢?区别于传统的一根信号线一根地线的做法,差分传输在这两根线上都传输信号,这两个信号的振幅相等,相位相差 180 度,极性相反。在这两根线上传输的信号就是差分信号。

差分信号的优缺点

优点

抗干扰能力强。干扰噪声一般会等值、同时的被加载到两根信号线上,而其差值为 0,即:噪声对信号的逻辑意义不产生影响。

能有效抑制电磁干扰(EMI)。由于两根线靠得很近且信号幅值相等,这两根线与地线之间的耦合电磁场的幅值也相等,同时他们的信号极性相反,其电磁场将相互抵消。因此对外界的电磁干扰也小。

时序定位准确。差分信号的接受端是两根线上的信号幅值之差发生正负跳变的点,作为判断逻辑 0/1 跳变的点的。而普通单端信号以阈值电压作为信号逻辑 0/1 的跳变点,受阈值电压与信号幅值电压之比的影响较大,不适合低幅度的信号。

缺点

若电路板的面积非常紧张,单端信号可以只有一根信号线,地线走地平面,而差分信号一定要走两根等长、等宽、紧密靠近、且在同一层面的线。这样的情况常常发生在芯片的管脚间距很小,以至于只能穿过一根走线的情况下。

差分信号布线要求

在 PCB 电路板上,差分走线必须是等长、等宽、紧密靠近、且在同一层面的两根线。

等长:等长是指两条线的长度要尽量一样长,是为了保证两个差分信号时刻保持相反极性。减少共模分量。

等宽、等距:等宽是指两条信号的走线宽度需要保持一致,等距是指两条线之间的间距要保持不变,保持平行。

差分线彼此靠近,靠越近,回路面积越小,走线下面感应电流的回路面积也越小,对 EMI 控制也好。

差分走线要求在同一板层上,因为不同层之间的阻抗、过孔等差别会降低差模传输的效果而引入共模噪声。

提醒:在 PCB 布线规则中,有一条“关键信号线优先”的原则,即电源、摸拟信号、高速信号、时钟信号、差分信号和同步信号等关键信号优先布线。
责任编辑:pj

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4315

    文章

    22930

    浏览量

    395479
  • emi
    emi
    +关注

    关注

    53

    文章

    3570

    浏览量

    127212
  • Track
    +关注

    关注

    0

    文章

    8

    浏览量

    9798
  • 差分信号
    +关注

    关注

    3

    文章

    365

    浏览量

    27622
  • 华秋DFM
    +关注

    关注

    20

    文章

    3492

    浏览量

    4334
收藏 人收藏

    评论

    相关推荐

    列车用高速数字PCB电路板干扰设计

    设计初必须考虑数字电路干扰抑制问题, 否则很难达到高速数字电路干扰要求。因此首先应当提高数字电路板
    发表于 07-16 11:50

    如何有效抑制模块电源的电磁干扰

    电感;(6) PCB布局和走线不合理从而产生的回路干扰。三、抑制电磁干扰的对策人们总是想方设法
    发表于 08-09 15:50

    教你减少PCB电磁干扰的设计技巧

    媒体把一 个电网络上的信号干扰到另一电网络。在高速系统设计中,集成电路引脚、高频信号线和各类接插头都是PCB设计中常见的辐射干扰源,它们散
    发表于 09-18 15:33

    印制电路板上的干扰抑制

    导电平面作为基准地,需要接地的各部分可就近接到该基准地上。由于导电平面的高频阻抗很低,所以各处的基准电位比较接近,可有效地减少地线的阻抗。  5)在一块印制电路板上,如果同时布设模拟电路和数字
    发表于 09-19 16:16

    提升电路板电磁兼容性的方法

    来源:互联网电磁兼容一般是对电子设备在各种电磁环境中仍能够协调、有效地进行工作的能力。它能使使电子设备既能抑制各种外来的干扰,使电子设备在特
    发表于 10-22 07:52

    解决射频电路印制电路板的抗干扰设计的办法

    随着通信技术的发展,无线射频电路技术运用越来越广,其中的射频电路的性能指标直接影响整个产品的质量,射频电路印制电路板PCB)的抗
    发表于 11-23 12:17

    PCB设计中的电磁干扰问题,如何抑制干扰

    PCB设计中的电磁干扰问题PCB干扰抑制步骤
    发表于 04-25 06:51

    射频PCB电路板的抗干扰设计

    印制电路板的抗干扰规划关于减小系统电磁信息辐射具有重要的含义。射频电路板的密度越来越高,射频PCB印制
    发表于 06-08 14:48

    PCB布局时的电源干扰抑制

    PCB布局时的电源干扰抑制:PCB布局时的电源干扰
    发表于 09-30 12:27 0次下载

    电磁和空间的干扰抑制

    电磁和空间的干扰抑制:电磁和空间的干扰抑制内容有导线的寄生耦合与
    发表于 09-30 12:29 0次下载

    印刷电路板PCB)的电磁兼容设计

    印刷电路板PCB)的电磁兼容设计   1.引言   印刷电路板(PCB)是电子产品中电路
    发表于 11-18 08:41 1086次阅读

    PCB高级设计之电磁干扰抑制的探讨

      电磁干扰是由电磁效应而造成的干扰,由于PCB上的元器件及布线越来越密集,如果设计不当就会产生电磁
    发表于 10-22 15:37 503次阅读

    多层PCB电路板的设计指南资料免费下载

    在设计多层PCB电路板之前,设计者需要首先根据电路的规模、电路板的尺寸和电磁兼容(EMC)的要求来确定所采用的
    发表于 05-23 08:00 0次下载
    多层<b class='flag-5'>PCB</b><b class='flag-5'>电路板</b>的设计指南资料免费下载

    如何减低PCB中的电磁干扰问题

    由于电路板集成度和信号频率随着电子技术的发展越来越高,不可避免的要带来电磁干扰,所以在设计PCB时应遵循以下原则,使电路板
    发表于 12-31 15:11 2212次阅读
    如何减低<b class='flag-5'>PCB</b><b class='flag-5'>板</b>中的<b class='flag-5'>电磁</b><b class='flag-5'>干扰</b>问题

    减少电磁干扰的印刷电路板设计原则.zip

    减少电磁干扰的印刷电路板设计原则
    发表于 12-30 09:21 1次下载