0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB板边缘的敏感线为何容易ESD干扰

茶话MCU 来源:ST MCU 信息交流 2020-07-05 10:38 次阅读

[现象描述]

某接地台式产品,对接地端子处进行测试电压为6KV的ESD接触放电测试时,系统出现复位现象。测试中尝试将接地端子与内部数字工作地相连的 Y电容断开,测试结果并未明显改善。

[原因分析]

ESD干扰进入产品内部电路,形式多种多样。对于本案例中的被测产品来说,其测试点为接地点,大部分的ESD干扰能量将从接地线流走,也就是说ESD电流并没有直接流入该产品的内部电路,但是,处在IEC61000-4-2标准规定的ESD测试环境中的这个台式设备,其接地线长度在1m左右,该接地线将产生较大的接地引线电感(可以用1u H/m来估算),在静电放电干扰发生时(即图1中开关K闭合时),高的频率(小于1ns的上升沿)静电放电电流并不能使该被测产品接地点上的电压为零(即图1 中G点的电压在K闭合时并不为零)。这个在接地端子上不为零电压将会进一步进入产品内部电路。图1已经给出了ESD干扰进入产品内部PCB的原理图。

图 1 ESD干扰进入产品内部PCB的原理图

从图1中还可以看出,CP1:(放电点与GND之间的寄生电容),Cp2:(PCB板与参考接地板之间的寄生电容),PCB板的工作地(GND)和静电放电枪(包括静电放电枪接地线)一起形成了一条干扰通路,干扰电流为ICM。在这条干扰路径中,PCB板处在其中,显然PCB在此时受到了静电放电的干扰。如果该产品还存在其它电缆,这种干扰将更为严重。

干扰是如何导致被测产品复位的呢,经过仔细检查被测产品的PCB之后发现,该PCB板中CPU的复位控制线布置在PCB板的边缘,并且在GND平面之外,如图2所示。

再来解释一下为何布置在PCB边缘的印制线比较容易受到干扰,那应该从PCB板中的印制线与参考接地板之间的寄生电容谈起。印制线与参考接地板之间存在寄生电容,这个寄生电容将使PCB板中的印制信号线受到干扰,共模干扰电压干扰PCB中印制线原理图如图3所示。

从图3可以看出,当共模干扰(相对与参考接地板的共模干扰电压)进入GND后,会在PCB板中的印制线和GND之间产生一个干扰电压,这个干扰电压不但与印制线与PCB板GND之间的阻抗(图3中的Z)有关还有PCB中印制线与参考接地板之间的寄生电容有关。

假设印制线与PCB板GND之间的阻抗Z不变,则,当印制线与参考接地板之间的寄生电容越大时,在印制线与PCB板GND之间的干扰电压Vi越大,这个电压与PCB中的正常工作电压相叠加,将直接影响PCB中的工作电路。

图2 被测产品局部PCB布线实图

图3 共模干扰电压干扰PCB中印制线原理图

由印制线与参考接地板之间的寄生电容计算公式1 可知,印制线与参考接地板之间的寄生电容大小取决于印制线与参考接地板之间的距离(即公式1中的H)和印制线与参考接地板之间形成电场的等效面积(即公式1中的S)。

Cp ≈ 0.1 x S / H (1)

Cp : 寄生电容 [pF]

S : 印制线等效面积 [cm2]

H : 高度 [cm]

当印制线布置在PCB板边缘时,该印制线与参考接地板之间将形成相对较大寄生电容,因为布置在PCB内部的印制线与参考接地板之间形成的电场被其它印制线所“挤压”,而布置在边缘的印制线与参考接地板之间形成的电场且相对比较发散。图4为印制线与参考接地板之间电场分布示意图。

图4 印制线与参考接地板之间电场分布示意图

显然,对于本案例中的电路设计,由于PCB中的复位信号线布置在PCB板的边缘并且已经落在GND平面之外,因此复位信号线会受到较大的干扰,导致ESD测试时,系统出现复位现象。

【处理措施】

根据以上的原理分析,很容易得出以下两种处理措施:

1、重新进行PCB布线,将复位信号印制线在PCB上左移,使其在GND平面覆盖的区域内,而且远离PCB板边缘,同时为了进一步降低复位信号印制线与参考接地板时间的寄生电容,可以在复位信号印制线所在的层(本案例为4层板,复位信号线布置在表层)上空余的地方铺上GND铜箔(通过大量过孔与相邻GND平面相连),如图5所示。

图5 修改后的复位信号线布置PCB实图

2、在受干扰的复位印制线上,靠近CPU复位管脚的附近并联一个电容,电容值可以选在100pf~1000pf之间。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ESD
    ESD
    +关注

    关注

    48

    文章

    2012

    浏览量

    172824
  • pcb
    pcb
    +关注

    关注

    4318

    文章

    23029

    浏览量

    396520
  • 电容
    +关注

    关注

    99

    文章

    6003

    浏览量

    150083

原文标题:PCB板边缘的敏感线为何容易ESD干扰

文章出处:【微信号:stmcu832,微信公众号:茶话MCU】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    ADS1000静电敏感ESD(HBM)等级是多少?

    ADS1000: 请问静电敏感ESD(HBM)等级是多少?规格书上没有
    发表于 11-18 06:04

    PCB电路设计中拼板的艺术:优化生产效率与提升产品质量

    ,其生产过程涉及多个环节和精细工艺。在这个过程中,拼板和板边处理被视为不可或缺的重要步骤,它们不仅可以提高生产效率,还能够保障产品的质量和美观度。本文将深入探讨PCB生产中为何需要进行拼板和
    的头像 发表于 09-24 09:22 316次阅读

    晶振为何不能放在PCB板边缘的原因

    晶振一般是指石英晶体振荡器和石英晶体谐振器两种,也可以直接叫晶体振荡器。都是利用石英晶体的压电效应制作而成。
    的头像 发表于 04-30 14:23 2253次阅读
    晶振<b class='flag-5'>为何</b>不能放在<b class='flag-5'>PCB</b><b class='flag-5'>板边缘</b>的原因

    PCB混合信号干扰难题:如何精准挑选EMI滤波器实现优化?

    在电子设备的PCB设计中,数字信号与模拟信号之间的干扰问题一直是工程师们需要面对的挑战。数字信号具有陡峭的边沿和快速的切换速率,容易引发电磁干扰;而模拟信号则对噪声和
    的头像 发表于 04-16 10:57 332次阅读

    pcb线厚度:打造更稳定、精准的PCB设计

    过程中,设计师使用EDA(Electronic Design Automation)软件来规划电路和走线的布局,以确保电路的正确性、可靠性和性能。走线的质量对电路的运行稳定性、抗干扰能力、传输速率等方面都有影响,因此走
    的头像 发表于 04-15 17:43 1264次阅读

    干货 | 电路设计中如何减少ESD

    短导线连接到焊盘。 八、其他的措施 1、避免时钟、复位信号等重要信号线PCB边缘; 2、将PCB不用的部分设置为地平面; 3、主机壳地线距离信号
    发表于 03-26 18:47

    PCB工作地与金属外壳连接对ESD干扰影响的实例分析

    图中有两条ESD共模干扰路径,即图中左边ICM1所在路径和右边ICM2路径。 很明显,第二条干扰路径才是ESD测试不通过的主要原因。
    发表于 03-05 10:28 2112次阅读
    <b class='flag-5'>PCB</b>工作地与金属外壳连接对<b class='flag-5'>ESD</b><b class='flag-5'>干扰</b>影响的实例分析

    pcb板边安全距离是多少合适?

    pcb板边安全距离是多少合适? PCB板边安全距离是指PCB板上电路的边缘与板的边界之间的最小安
    的头像 发表于 01-17 16:38 3855次阅读

    很好的实现PCB板边倒圆角

    PCB外形是直角时,通常工程制作外形(锣带)时,会将直角或尖角的地方倒成圆角,主要是为了防止PCB容易划伤板他扎伤人。
    发表于 01-15 15:37 2512次阅读
    很好的实现<b class='flag-5'>PCB</b><b class='flag-5'>板边</b>倒圆角

    传感器容易受到干扰,该怎么处理?有哪些办法?

    模拟传感器容易受到干扰,该怎么处理?有哪些办法? 传感器是现代科技应用中不可或缺的部分,它们通过感知环境中的物理量并将其转换为可用的电信号。然而,传感器容易受到干扰,这可能会导致数据的
    的头像 发表于 01-15 14:43 3956次阅读

    PCB布线水平提升,让你的PCB设计更高效

    现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。数字电路的频率高,模拟电路的敏感
    发表于 12-20 16:08 218次阅读

    PCB设计点评EMC问题

    信号线做伴地处理,在板边缘铺地防止干扰对外辐射。信号线与其他不同类型的线最好用地线隔开,防止互相间的串扰。
    发表于 12-17 09:23 404次阅读
    <b class='flag-5'>PCB</b>设计点评EMC问题

    选择合适的设备实现ESD干扰

    ESD敏感。有限主板(PCB)经过组装并装置在设备后,ESD仍然是主要故障源之一。而对于设备的ESD保护设计,适当的抗
    的头像 发表于 12-16 11:30 848次阅读
    选择合适的设备实现<b class='flag-5'>ESD</b>抗<b class='flag-5'>干扰</b>

    PCB线不要随便拉

    划重点!PCB线不要随便拉 盲目的拉线,拉了也是白拉! 有些小伙伴在pcb布线时,板子到手就是干,由于前期分析工作做的不足或者没做,导致后期处理时举步维艰。比如 电源 线、杂
    发表于 12-12 09:23

    差分线pcb线原则

    差分线pcb线原则  差分线是PCB设计中非常重要的一个部分,它的设计和走线原则可以直接影响到电路性能的稳定性和可靠性。在以下文章中,我将详尽、详实、细致地探讨差分线的设计原则及其在
    的头像 发表于 12-07 18:09 4715次阅读