0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

数字电路的输出为什么能够衡量输出驱动能力?

电子电路 来源:电子电路 作者:电子电路 2020-08-31 11:41 次阅读

电流和灌电流是衡量电路输出驱动能力(注意:拉、灌都是对输出端而言的,所以是驱动能力)的参数,这种说法一般用在数字电路中。

这里首先要说明,芯片手册中的拉、灌电流是一个参数值,是芯片在实际电路中允许输出端拉、灌电流的上限值(允许最大值)。

而下面要讲的这个概念是电路中的实际值。

由于数字电路的输出只有高、低(0,1)两种电平值:高电平输出时,一般是输出端对负载提供电流,其提供电流的数值叫“拉电流”;

低电平输出时,一般是输出端要吸收负载的电流,其吸收电流的数值叫“灌(入)电流”。

对于输入电流的器件而言:灌入电流和吸收电流都是输入的,灌入电流是被动的,吸收电流是主动的。

如果外部电流通过芯片引脚向芯片内‘流入’称为灌电流(被灌入);反之如果内部电流通过芯片引脚从芯片内‘流出’称为拉电流(被拉出);

为什么能够衡量输出驱动能力??

当逻辑门输出端是低电平时,灌入逻辑门的电流称为灌电流,灌电流越大,输出端的低电平就越高。由三极管输出特性曲线也可以看出,灌电流越大,饱和压降越大,低电平越大。然而,逻辑门的低电平是有一定限制的,它有一个最大值UOLMAX。在逻辑门工作时,不允许超过这个数值,TTL逻辑门的规范规定UOLMAX ≤0.4~0.5V。所以,灌电流有一个上限。

当逻辑门输出端是高电平时,逻辑门输出端的电流是从逻辑门中流出,这个电流称为拉电流。拉电流越大,输出端的高电平就越低。这是因为输出级三极管是有内阻的,内阻上的电压降会使输出电压下降。拉电流越大,输出端的高电平越低。然而,逻辑门的高电平是有一定限制的,它有一个最小值UOHMIN。在逻辑门工作时,不允许超过这个数值,TTL逻辑门的规范规定UOHMIN ≥2.4V。所以,拉电流也有一个上限。

可见,输出端的拉电流和灌电流都有一个上限,否则高电平输出时,拉电流会使输出电平低于UOHMIN;低电平输出时,灌电流会使输出电平高于UOLMAX。

所以,拉电流与灌电流反映了输出驱动能力。(芯片的拉、灌电流参数值越大,意味着该芯片可以接更多的负载,因为,例如灌电流是负载给的,负载越多,被灌入的电流越大);

由于高电平输入电流很小,在微安级,一般可以不必考虑,低电平电流较大,在毫安级。所以,往往低电平的灌电流不超标就不会有问题。用扇出系数来说明逻辑门来驱动同类门的能力,扇出系数No是低电平最大输出电流和低电平最大输入电流的比值。

集成电路中, 吸电流、拉电流输出和灌电流输出是一个很重要的概念。

拉即泄,主动输出电流,是从输出口输出电流;灌即充,被动输入电流,是从输出端口流入;吸则是主动吸入电流,是从输入端口流入。

吸电流和灌电流就是从芯片外电路通过引脚流入芯片内的电流,区别在于吸收电流是主动的,从芯片输入端流入的叫吸收电流。灌入电流是被动的,从输出端流入的叫灌入电流。拉电流是数字电路输出高电平给负载提供的输出电流,灌电流时输出低电平是外部给数字电路的输入电流,它们实际就是输入、输出电流能力。

吸收电流是对输入端(输入端吸入)而言的,而拉电流(输出端流出)和灌电流(输出端被灌入)是相对输出端而言的。
责任编辑:pj

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    455

    文章

    50733

    浏览量

    423289
  • 集成电路
    +关注

    关注

    5387

    文章

    11536

    浏览量

    361679
  • 数字电路
    +关注

    关注

    193

    文章

    1605

    浏览量

    80594
收藏 人收藏

    评论

    相关推荐

    如何使用 Verilog 进行数字电路设计

    首先,你需要清楚地了解你的数字电路需要实现什么功能。这可能包括输入输出的数量、数据宽度、时钟频率、时序要求等。明确的需求是设计成功的关键。 2. 设计逻辑电路 在明确了需求之后,你需要设计逻辑
    的头像 发表于 12-17 09:47 178次阅读

    DAC8050内部的放大器的驱动能力是多少?

    请问下DAC80501在VDD=5.4V时,使用内部基准电压源,VOUT可以输出2.5-5V的输出。特别是能否输出5V。DAC8050内部的放大器的驱动能力是多少。谢谢。
    发表于 11-29 15:54

    请问ADC12D1000 DCLK是能够驱动12个iserdes的吗?

    ? 就是说1路DCLK一共接到了12个iserdes上,这样子的话,DCLK的驱动能力够吗?在数字电路中普通门电路的扇出系数来说一般是8,那么这个DCLK是能够
    发表于 11-22 07:56

    ADS1256的输出电路是怎样设计的呢?

    对于ADS1256的输出电路是怎样设计的呢?一般ADC测试中为了提高输出驱动能力,防止发射和振铃现象,应该怎样进行设计输出
    发表于 11-22 06:01

    逻辑异或在数字电路中的作用

    XOR Gate)是数字电路中的一种基本逻辑门电路,它执行的是二进制变量的异或运算。异或运算的特点是:当两个输入变量不同(即一个为1,另一个为0)时,输出为1;当两个输入变量相同(都为0或都为1)时,
    的头像 发表于 11-19 09:44 368次阅读

    逻辑电平输出是什么意思

    逻辑电平输出数字电路中的一个重要概念,它涉及到数字信号的表示和传输。在数字电路中,逻辑电平通常指的是电路中用于表示二进制
    的头像 发表于 09-20 17:32 612次阅读

    衡量放大电路对信号的放大能力的影响

    衡量放大电路对信号的放大能力的影响,主要可以从以下几个方面来考虑: 1. 增益(Gain) 增益是衡量放大电路对信号放大
    的头像 发表于 09-03 09:37 571次阅读

    衡量功率放大电路的参数有哪些

    输出功率是衡量功率放大电路性能的重要指标,它决定了电路能够驱动负载的
    的头像 发表于 09-03 09:35 457次阅读

    衡量功率放大电路的指标有哪些

    功率放大电路是电子学中的一个重要领域,它负责将输入信号的功率放大到足以驱动负载(如扬声器、电机等)的水平。衡量功率放大电路性能的指标有很多,这些指标可以帮助我们评估放大器的设计和性能。
    的头像 发表于 09-03 09:30 386次阅读

    如果某个运放的驱动能力为20mA,在带动10mA的负载时,运放的输出电压会跌落吗,跌落到什么范围?

    如果某个运放的驱动能力为20mA,在带动10mA的负载时,运放的输出电压会跌落吗,跌落到什么范围? 想用反相放大电路将+5V基准电压变为-5V基准电压,担心运放的驱动能力不够导致-5
    发表于 08-27 07:29

    使用THS6214设计的载波发送电路如何提高驱动能力

    请教一下 使用THS6214设计的载波发送电路如何提高驱动能力? 可以增加器件,例如使用两颗 THS6214 ,两颗变压器等 。
    发表于 08-20 08:09

    开漏输出为什么加上拉电阻

    开漏输出(Open-Drain Output)是一种常见的电子电路输出方式,广泛应用于数字电路、模拟电路和混合信号
    的头像 发表于 07-14 10:46 2063次阅读

    STM32的DAC输出有个BUFFER功能,BUFFer的驱动能力究竟有多大,普通的运放输出可以吗?驱动LED可以吗?

    DAC是输出模拟电压给外界参考,STM32的DAC输出有个BUFFER功能,但不知这个BUFFer的驱动能力究竟有多大,普通的运放输出可以吗?驱动
    发表于 05-15 07:42

    数字电路和模拟电路的区别与联系

    数字电路和模拟电路是电子电路的两个主要分支,它们在电子技术中具有不同的应用和工作原理。本文将详细讨论数字电路和模拟电路的区别与联系。 首先,
    的头像 发表于 04-21 10:29 2892次阅读

    数字电路中的逻辑门电路分类

    数字电路中的逻辑门电路分类 数字电路是计算机系统中的重要组成部分,它们由逻辑门电路构成。逻辑门电路是一种基本的
    的头像 发表于 02-04 09:14 3610次阅读