三星计划明年开始与台积电在封装先进芯片方面展开竞争,因而三星正在加速部署3D芯片封装技术。
三星的3D芯片封装技术,简称“Extended-Cube”或“X-Cube”,在本月中旬进行了演示,目前已经可以用于7纳米制程。
三星的3D芯片封装技术是一种采用垂直电连接代替导线的封装解决方案,允许多层超薄叠加,并使用贯穿硅通孔技术构建逻辑半导体。
利用3D封装技术,芯片设计人员在创建满足其特殊要求的定制解决方案时具有更大的灵活性。
本月中旬向公众展示时,三星透露他们的技术已经成功投入试产,可以提高芯片的运行速度和能效。
三星目前是全球第二大芯片制造商。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
芯片
+关注
关注
456文章
51157浏览量
426914 -
三星电子
+关注
关注
34文章
15873浏览量
181283 -
封装
+关注
关注
127文章
7990浏览量
143368
发布评论请先 登录
相关推荐
2.5D/3D封装技术升级,拉高AI芯片性能天花板
2.5D/3D封装和Chiplet等得到了广泛应用。 根据研究机构的调研,到2028年,2.5D及3D
三星电容的封装形式有哪些选择?
三星电容提供多样化的封装形式,这些形式的选择主要取决于电容的类型、物理尺寸以及其在特定应用中的需求。为了满足不同场景下的使用要求,三星电容采用了多种封装
三星将于今年内推出3D HBM芯片封装服务
近日,据韩国媒体报道,全球领先的半导体制造商三星即将在今年推出其高带宽内存(HBM)的3D封装服务。这一重大举措是三星在2024年三星代工论
三星加强半导体封装技术联盟,以缩小与台积电差距
据最新报道,三星电子正积极加强其在半导体封装技术领域的联盟建设,旨在缩小与全球半导体制造巨头台积电之间的技术差距。为实现这一目标,三星预计将
三星已成功开发16层3D DRAM芯片
在近日举行的IEEE IMW 2024活动上,三星DRAM部门的执行副总裁Siwoo Lee宣布了一个重要里程碑:三星已与其他公司合作,成功研发出16层3D DRAM技术。同时,他透露
三星电子研发16层3D DRAM芯片及垂直堆叠单元晶体管
在今年的IEEE IMW 2024活动中,三星DRAM业务的资深副总裁Lee指出,已有多家科技巨头如三星成功制造出16层3D DRAM,其中美光更是发展至8层水平。
三星拿下英伟达2.5D封装订单
了解到,2.5D封装技术能够有效地将CPU、GPU、I/O接口、HBM芯片等多种芯片以横向方式置于中间层之上。如台积电所采取的CoWoS
三星2025年后将首家进入3D DRAM内存时代
在Memcon 2024上,三星披露了两款全新的3D DRAM内存技术——垂直通道晶体管和堆栈DRAM。垂直通道晶体管通过降低器件面积占用,实现性能提升;
评论