0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅谈FPGA内部的时钟网络设计

电子设计 来源:FPGA开源工作室 作者:FPGA开源工作室 2020-11-29 09:41 次阅读

时钟网络反映了时钟从时钟引脚进入FPGA后在FPGA内部的传播路径。

报告时钟网络命令可以从以下位置运行:

A,Vivado®IDE中的Flow Navigator;

B,Tcl命令:report_clock_networks -name {network_1}

报告时钟网络提供设计中时钟树的树视图。 见图1。每个时钟树显示从源到端点的时钟网络,端点按类型排序。

图1 时钟网络

时钟树:

•显示由用户定义或由工具自动生成的时钟。

•报告从I / O端口加载的时钟。

注意:完整的时钟树仅在报告的GUI形式中详细说明。此报告的文本版本仅显示时钟根的名称。

•可用于查找驱动其他BUFGs的BUFGs。

•显示驱动非时钟负载的时钟。

例:以vivado自带的例子wavegen为例。点击Synthesis的Report CLock Networks如图2所示。

图2 Report clock Networks

如图3所示,时钟clk_pin_p从输入引脚输入之后,经过IBUFDS,再通过MMCM生成时钟,同时显示了各个时钟的频率。如果我们未添加时钟约束,报告将显示Unconstrained(未约束的时钟,root clock).可以选中未约束的时钟右击选择Create Clock创建时钟。

图3 时钟网络

编辑:hfy


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1624

    文章

    21597

    浏览量

    601015
  • 时钟树
    +关注

    关注

    0

    文章

    53

    浏览量

    10726
收藏 人收藏

    评论

    相关推荐

    基于FPGA的多时钟片上网络设计

    FPGA 上设计一个高性能、灵活的、面积小的通信体系结构是一项巨大的挑战。大多数基于FPGA 的片上网络都是运行在一个单一时钟下。随着FPGA
    发表于 10-21 16:13 1393次阅读
    基于<b class='flag-5'>FPGA</b>的多<b class='flag-5'>时钟</b>片上<b class='flag-5'>网络</b>设计

    赛灵思FPGA全局时钟网络结构详解

    针对不同类型的器件,Xilinx公司提供的全局时钟网络在数量、性能等方面略有区别,下面以Virtex-4系列芯片为例,简单介绍FPGA全局时钟网络
    发表于 11-28 18:49 1.3w次阅读
    赛灵思<b class='flag-5'>FPGA</b>全局<b class='flag-5'>时钟</b><b class='flag-5'>网络</b>结构详解

    时钟引脚进入FPGA后在内部传播路径

    时钟网络反映了时钟时钟引脚进入FPGA后在FPGA内部
    的头像 发表于 09-10 15:12 6605次阅读
    从<b class='flag-5'>时钟</b>引脚进入<b class='flag-5'>FPGA</b>后在<b class='flag-5'>内部</b>传播路径

    FPGA时钟内部设计方案

    时钟设计方案 在复杂的FPGA设计中,设计时钟方案是一项具有挑战性的任务。设计者需要很好地掌握目标器件所能提供的时钟资源及它们的限制,需要了解不同设计技术之间的权衡,并且需要很好地
    发表于 01-22 09:30 536次阅读
    <b class='flag-5'>FPGA</b><b class='flag-5'>时钟</b><b class='flag-5'>内部</b>设计方案

    FPGA 时钟分配网络设计技术

    FPGA 时钟分配网络设计技术
    发表于 08-20 17:15

    FPGA器件的时钟电路

    ,这个时间差过大是很要命的。因此,FPGA器件内部设计了一些称之为“全局时钟网络”的走线池。通过这种专用时钟
    发表于 04-12 01:15

    基于FPGA的多时钟片上网络该怎么设计?

    FPGA 上设计一个高性能、灵活的、面积小的通信体系结构是一项巨大的挑战。大多数基于FPGA 的片上网络都是运行在一个单一时钟下。随着FPGA
    发表于 08-21 06:47

    浅谈FPGA在安全产品中有哪些应用?

    浅谈FPGA在安全产品中有哪些应用?
    发表于 05-08 06:36

    FPGA内部中使用单时钟FIOF

    FPGA入门嵌入式块RAM使用为FIOF(First In First Out)单时钟FIOF、双时钟FIOF(普通双时钟和混合宽度双时钟
    发表于 12-17 07:59

    一种FPGA时钟网络中锁相环的实现方案

    一种FPGA时钟网络中锁相环的实现方案:摘 要:本文阐述了用于FPGA 的可优化时钟分配网络功耗
    发表于 08-08 09:07 25次下载

    DLL在FPGA时钟设计中的应用

    DLL在FPGA时钟设计中的应用:在ISE集成开发环境中,用硬件描述语言对FPGA内部资源DLL等直接例化,实现其消除时钟的相位偏差、倍
    发表于 11-01 15:10 33次下载

    FPGA时钟分配网络设计技术

    本文阐述了用于FPGA的可优化时钟分配网络功耗与面积的时钟布线结构模型。并在时钟分配网络中引入数
    发表于 08-06 16:08 12次下载

    浅谈数字总线的时钟架构

    浅谈数字总线的时钟架构
    发表于 01-17 19:54 12次下载

    stm32内部时钟有哪些时钟源 stm32使用内部时钟配置教程

    stm32内部时钟有哪些时钟源 在STM32中,可以用内部时钟,也可以用外部时钟,在要求进度高的
    的头像 发表于 07-22 10:38 1.7w次阅读

    Xilinx FPGA芯片内部时钟和复位信号使用方法

    如果FPGA没有外部时钟源输入,可以通过调用STARTUP原语,来使用FPGA芯片内部时钟和复位信号,Spartan-6系列
    的头像 发表于 10-27 11:26 1675次阅读
    Xilinx <b class='flag-5'>FPGA</b>芯片<b class='flag-5'>内部</b><b class='flag-5'>时钟</b>和复位信号使用方法