0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

逻辑电平TTL/CMOS电平的互连、OC/OD的互连规范

电子设计 来源:硬件助手 作者:硬件助手 2020-12-23 14:15 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

本篇主要介绍TTL/CMOS电平的互连、OC/OD的互连,其余单端逻辑电平的互连可参考相关器件规范、电平规范。

1、TTL/CMOS互连

常用的TTL和CMOS电平主要是5V TTL、5V CMOS、3.3VTTL、3.3V CMOS、3.3V/5V Tol(输入时3.3V逻辑电平,但是可以接受5V的信号输入)等,随着处理器电压越来越低,现在1.8V CMOS等低电压的逻辑电平也越来越普及了。

针对各种单端逻辑电平,只要上一级的输出电压不满足下一级的输入电压,就不能直接进行互连,后续会专门介绍逻辑电平的转换。

o4YBAF9uHS6AFn59AADXwfY_urc030.png

pIYBAF9uHTCANo35AAEZF62zhyk439.png

5V TTL门作驱动源

驱动3.3V TTL/CMOS

通过LVC/LVT系列器件(为TTL/CMOS逻辑电平输入,LVTTL逻辑电平输出)进行转换。

驱动5V CMOS

上拉5V电阻,或使用AHCT系列器件(为5VTTL输入、5VCMOS输出)进行转换。

5V CMOS门作驱动源

驱动3.3V TTL/CMOS

通过LVC/LVT器件(输入是TTL/CMOS逻辑电平,输出是LVTTL逻辑电平)进行转换。

3.3V TTL/CMOS门作驱动源

驱动5V CMOS

使用AHCT系列器件(为5V TTL输入、5VCMOS输出)进行转换(3.3V TTL电平(LVTTL)与5V TTL电平可以互连)。

驱动2.5V CMOS

使用LV、LVC、AVC、ALVT系列器件来进行3.3VTTL/CMOS逻辑电平到2.5V CMOS逻辑电平的转换。

2.5V CMOS门作驱动源

驱动3.3V TTL/CMOS

使用双轨器件SN74LVCC3245A来进行2.5V逻辑电平到3.3V逻辑电平的转换。

***上表中的所有互连方式都可以通过外部MOS管等分离器件搭建。

2、OC/OD互连

针对OC/OD逻辑门,为了保证输出高电平的值,必须进行外部上拉处理,上拉电阻的选取可以参考相关总线的标准,也可以参考《I2C Bus Pull up Resistor Calculation》、《Choosing an Appropriate Pull-up/Pull-down Resistor for Open Drain Outputs》等文章。相同电压的OC/OD逻辑电平可以直接互连,不同电压的OC/OD需要进行电平转换,可以采用独立的MOS管搭建,也可以采用专门的OC/OD总线转换芯片实现(专用芯片的节本架构也是基于MOS管的,只是多了外围电路以及一些辅助的功能电路)。下面就针对采用MOS管进行OC/OD电平转换进行介绍,使用专用芯片进行转换的方式后续再介绍。

针对上述电路分析如下:

a、3.3V→5V转换过程:

  • 3.3V端输出低电平时(0V),MOS管导通,5V端输出是低电平(0V);
  • 3.3V端输出高电平时(3.3V),MOS管截止,5V端输出是高电平(5V上拉);
  • 3.3V端输出高阻时(OC/OD),MOS管截止,5V端输出是高电平(5V上拉)。

b、5V→3.3V转换过程:

  • 5V端输出低电平时(0V),MOS管内的寄生二极管导通,从而使MOS管导通,3.3V端输出是低电平(0V);
  • 5V端输出高电平时(5V),MOS管截止,3.3V端输出是高电平(3.3V上拉);
  • 5V端输出高阻时(OC/OD),MOS管截止,3.3V端输出是高电平(3.3V上拉)。

以上就是针对TTL/CMOS,OC/OD逻辑电平的互连介绍,后续会针对专门的逻辑电平转换进行介绍。

编辑:hfy


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    6236

    浏览量

    243443
  • TTL
    TTL
    +关注

    关注

    7

    文章

    557

    浏览量

    75066
  • 逻辑电平
    +关注

    关注

    0

    文章

    205

    浏览量

    15153
  • 寄生二极管
    +关注

    关注

    0

    文章

    49

    浏览量

    3529
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    从内存接口到PCIe/CXL、以太网及光互连,高速互连芯片市场分析

    黄晶晶 综合整理   高速互连芯片定义及分类高速互连芯片是支撑数据中心、服务器及计算机实现高速数据交互的必备芯片,主要解决智能算力系统持续升级背景下各类数据传输的瓶颈。高速互连芯片适配多种 标准化
    的头像 发表于 01-20 13:37 2018次阅读
    从内存接口到PCIe/CXL、以太网及光<b class='flag-5'>互连</b>,高速<b class='flag-5'>互连</b>芯片市场分析

    单片机TTLCMOS电平知识

    不一定是TTL电平,因为现在大部分数字逻辑都是CMOS工艺做的,只是沿用了TTL的说法。我们进行串口通信的时候 从单片机直接出来的基本是都是
    发表于 12-03 08:10

    关于光模块TTL电平你知道多少?

    TTL电平是? TTL电平信号规定,+5V等价于逻辑“1”,0V等价于逻辑“0”(采用二进制来表
    的头像 发表于 11-10 15:02 561次阅读

    浅谈DDR的逻辑电平标准

    总所周知,一般我们在对通信芯片互连的时候,要求两者的IO接口电平标准是一样的,而在学习FPGA与DDR互连的时候,查看网上的资料却很少提及这方面,都是直接教你怎么连接,不明所以,所以这里简单做了下笔记。
    的头像 发表于 10-29 11:09 3705次阅读
    浅谈DDR的<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>标准

    MDD 逻辑IC的逻辑电平不兼容问题与解决方案

    在现代电子系统中,MDD辰达半导体逻辑IC(集成电路)扮演着至关重要的角色,广泛应用于数据处理、时序控制、信号转换等各类电路中。随着技术的进步,不同逻辑系列的IC(如TTLCMOS
    的头像 发表于 10-29 09:39 614次阅读
    MDD <b class='flag-5'>逻辑</b>IC的<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>不兼容问题与解决方案

    TTL光模块电平标准是什么

    在数字电路领域,TTL(Transistor-TransistorLogic,三极管-三极管逻辑)和 LVTT(Low Voltage TL,低压晶体管-晶体管逻辑)是两种重要的逻辑
    的头像 发表于 09-19 13:36 1112次阅读

    光模块TTL电平是什么?

    TTL电平信号规定,+5V等价于逻辑“1”,0V等价于逻辑“0”(采用二进制来表示数据时)。这样的数据通信及电平规定方式,被称做
    的头像 发表于 08-27 18:13 1393次阅读

    LVPECL 与 LVDS 及 PECL 与 LVDS 的互连技术解析

    在高速光通信系统中,LVPECL(低压正射极耦合逻辑)、PECL(正射极耦合逻辑)与 LVDS(低压差分信号)是常用的高速接口电平标准。LVPECL/PECL 以高速度、低噪声特性广泛应用于光模块
    的头像 发表于 08-08 10:48 1641次阅读
    LVPECL 与 LVDS 及 PECL 与 LVDS 的<b class='flag-5'>互连</b>技术解析

    LVPECL与LVDS电平互连:直流与交流耦合设计指南

    1. LVPECL 与LVDS 的互连 1.1   LVPECL 与LVDS 的直流耦合 LVPECL 到LVDS 的直流耦合结构需要一个电阻网络,如图5 中所示,设计该网络时有这样几点必须考虑
    的头像 发表于 08-04 16:42 1578次阅读
    LVPECL与LVDS<b class='flag-5'>电平</b><b class='flag-5'>互连</b>:直流与交流耦合设计指南

    TTL/LVTTL:供电电源、电平标准及使用注意事项

    在数字电路领域,TTL(Transistor-Transistor Logic,三极管 - 三极管逻辑)和 LVTTL(Low Voltage TTL,低压晶体管 - 晶体管逻辑)是两
    的头像 发表于 07-11 13:55 2709次阅读

    XSR芯片间互连技术的定义和优势

    XSR 即 Extra Short Reach,是一种专为Die to Die之间的超短距离互连而设计的芯片间互连技术。可以通过芯粒互连(NoC)或者中介层(interposer)上的互连
    的头像 发表于 06-06 09:53 2646次阅读
    XSR芯片间<b class='flag-5'>互连</b>技术的定义和优势

    互连层RC延迟的降低方法

    层RC延迟(RC delay)。在早期,栅致延迟占主导地位,互连工艺中的RC延迟的影响很小。随着 CMOS 技术的发展,栅致延迟逐步变小;但是,RC延迟却变得更加严重。到 0.25μm 技术节点,RC延迟不再能够被忽略。
    的头像 发表于 05-23 10:43 2135次阅读
    <b class='flag-5'>互连</b>层RC延迟的降低方法

    ADG3123 8通道CMOS逻辑转高压电平转换器技术手册

    ADG3123是一款8通道、同相CMOS转高压电平转换器,采用增强型LC^2^MOS工艺制造,能够以高电源电压工作,同时保持超低功耗。 该器件的内部结构可确保与采用2.3 V至5.5 V电源
    的头像 发表于 05-16 14:10 1200次阅读
    ADG3123 8通道<b class='flag-5'>CMOS</b><b class='flag-5'>逻辑</b>转高压<b class='flag-5'>电平</b>转换器技术手册

    MAX14595高速、漏极开路逻辑电平转换器技术手册

    MAX14595为双通道、双向逻辑电平转换器,设计用于手持设备和电池供电等低功耗应用。 外部电压V~CC~和V~L~设置器件两侧的逻辑电平。 将V~L~侧的
    的头像 发表于 05-15 15:37 1127次阅读
    MAX14595高速、漏极开路<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>转换器技术手册

    MAX14591高速、漏极开路逻辑电平转换器技术手册

    MAX14591为双通道、双向逻辑电平转换器,为多电压供电系统的数据传输提供必要的电平转换。外部电压V~CC~和V~L~设置器件两侧的逻辑电平
    的头像 发表于 05-15 15:28 1081次阅读
    MAX14591高速、漏极开路<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>转换器技术手册