0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SK海力士完成业内首款多堆栈176层4D闪存集成PUC技术研发

454398 来源:电子工程世界 作者:电子工程世界 2021-01-06 15:37 次阅读

继美光之后,SK海力士宣布完成了业内首款多堆栈176层4D闪存的研发,容量512GB/64GB,TLC。SK海力士透露,闪存单元架构为CTF(电荷捕获),同时集成了PUC技术。公司将样品提供给controller公司去制作解决方案产品

海力士一直在推广96层NAND Flash产品中的4D技术,该产品将电荷阱闪存(CTF)与高集成度Peri相结合,并采用单元(PUC)技术。新的176层NAND闪存是第三代4D产品,从制造上来说,其能够确保业内最佳的每片晶圆产出。与上一代相比,除了容量增加35%,它采用2分裂单元阵列选择技术后,单元的读取速度比上一代提高了20%,在不增加进程数量的情况下,采用加速技术的数据传输速度也提高了33%,达到1.6Gbps。

电荷阱闪光灯(CTF)

与浮栅将电荷存储在导体中不同,CTF将电荷存储在绝缘体中,消除了电池之间的干扰,提高了读写性能,同时与浮栅技术相比,减少了单位电池面积。在CTF架构中,没有浮栅,数据被临时存放在闪存内由氮化硅成的非传导层,也就是所谓的保持室(Holding Chamber)中,从而可以获得更高等级的可靠性与更好的存储电路的控性。大多数3D NAND公司正在采用CTF。

PUC技术

这是一种通过在电池阵列下放置外围电路而使生产效率最大化的技术。那SK海力士的4D NAND与竞争“对手”3D NAND的区别是什么呢?SK海力士称其结合了自身CTF设计与Periphery Under Cell(PUC)技术。简单来说,3D闪存由阵列和外围电路两个主要组件组成。与传统3D NAND相同,SK海力士的阵列是垂直堆叠的层用于存储数据,而外围电路排列在单元边缘。由电路控制阵列,但随着NAND层的增加,它就会消耗芯片空间,增加复杂性与尺寸大小,由此增加产品的最终成本。

为了解决这一问题,SK海力士的4D NAND采用了PUC设计,将外围电路放置在阵列之下而不是围绕,来提高存储密度,同时降低成本。然而,这与英特尔和美光首次推出第一代3D闪存设计相同,那边称之为“CMOS under Array”(CuA)。并且,三星也已经宣布其将来会转向CuA型设计,因此这绝不能算是新技术了。

2分单元阵列选择技术(2-division cell array selection technology)

字线在NAND闪存电路中向电池施加电压。层数越多,字线越薄,就会降低细胞的高度,对字线的电阻越大,就会影响速度。通过将连接字线的电池与现有的电池相比分成两部分,可以降低电阻,从而缩短施加电压的时间,提高读取速度。

电池层间高度降低技术

随着层数的增加,通过钻孔形成存储单元就会变得困难。这导致电阻增加,电流减少,难以保证性能和可靠性。为此,这就需要尽可能降低单元间层的高度,但这会增加单元间的干扰和缺陷率。电池层间高度降低技术不仅大幅降低了176层的电池层间高度,而且通过相关工艺和设计技术确保了具有竞争力的性能/可靠性。

层变定时控制技术

增加层数和降低层高往往会导致通道孔扭曲和单元散射恶化,从而降低每一层的性能和可靠性。该技术根据每层的特性调整施加电压的数量和时间,以保持均匀的电池特性,提高了性能和可靠性。

超精密定位技术

由于随着层数的增加,不可能一次钻出用于单元形成的孔,所以使用两次钻出孔的双堆叠工艺。双堆叠技术的核心是使堆叠误差最小化。如果堆栈没有正确对齐,将导致堆栈之间的电流流动不顺畅,并发生恶化,降低成品率、性能和可靠性。SK海力士自2017年推出72层的产品以来,就一直在使用双堆叠技术,对176层产品进行了改进,并基于自身的专业知识,实时自动校正孔的位置和尺寸。

存储厂商们各自努力,176层顶峰见实力

在全球NAND市场份额中,虽然美光排在第七位,但是在堆叠能力方面,美光却毫不逊色。美光是第一家发布176层3D NAND的存储厂商,其第五代3D NAND闪存是176层构造,这也是自美光与英特尔的存储器合作解散以来推出的第二代产品。2020年11月9日,美光宣布将批量发售世界上第一个176层3D NAND。

据美光官网介绍,该176层NAND采用了独特的技术,替换门架构将电荷陷阱与CMOS阵列下(CuA)设计相结合,与同类最佳竞争产品相比,其die尺寸减小了约30%。

三星电子作为全球NAND领导者,占有33.8%的市场份额,如果三星想在很长一段时间内保持这一头把交椅,就必须始终走在前面。三星电子计划在2021年上半年大规模生产具有170层或更多层的第七代V-NAND闪存,并将使用字符串堆叠方法,结合两个88L模具,新芯片还将采用“双栈”技术。行业观察家表示,由于三星电子改变了其堆叠方法,该产品的发布已被推迟。

西部数据于今年1月份宣布,它已经成功开发了其第五代3D NAND技术BiCS5,BiCS5设计使用112层,而BiCS4使用96层。

长江存储进步非凡,他们坚持创新发展,走差异化的路线,于2018年7月正式推出自家的独门绝技Xtacking®架构。传统3D NAND架构中,外围电路约占芯片面积的20~30%,降低了芯片的存储密度。随着3D NAND技术堆叠到128层甚至更高,外围电路可能会占到芯片整体面积的50%以上。Xtacking®技术将外围电路置于存储单元之上,从而实现比传统3D NAND更高的存储密度。2020年4月,长江存储抢先推出了128层QLC 3D NAND闪存芯片X2-6070。目前长江存储的技术已经处于全球一流的水准,下一步就是解决产能的问题。

编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • NAND
    +关注

    关注

    16

    文章

    1685

    浏览量

    136226
  • 三星电子
    +关注

    关注

    4

    文章

    569

    浏览量

    40715
  • SK海力士
    +关注

    关注

    0

    文章

    968

    浏览量

    38569
  • 长江存储
    +关注

    关注

    5

    文章

    324

    浏览量

    37920
收藏 人收藏

    评论

    相关推荐

    SK海力士展出全球16HBM3E芯片

    在近日举行的SK AI峰会上,韩国存储巨头SK海力士向全球展示了其创新成果——全球48GB 16
    的头像 发表于 11-13 14:35 452次阅读

    SK海力士调整生产策略,聚焦高端存储技术

    限的产能转向更高端的产品线,如人工智能用存储器及先进DRAM产品。 SK海力士的这一决策可能与其重点发展高端存储技术研发和生产有关。近日,该公司对外展示了全球
    的头像 发表于 11-07 11:37 435次阅读

    SK海力士推出48GB 16HBM3E产品

    近日在一次科技展览上,SK海力士惊艳亮相,展出了全球48GB 16HBM3E(High Bandwidth Memory 3E)产品。
    的头像 发表于 11-05 15:01 384次阅读

    SK海力士率先展示UFS 4.1通用闪存

    在最近的FMS 2024峰会上,SK 海力士凭借其创新实力,率先向业界展示了尚未正式发布规范的UFS 4.1通用闪存新品,再次引领存储技术的前沿。此次展示不仅彰显了
    的头像 发表于 08-10 16:52 2108次阅读

    SK海力士加速NAND研发,400+闪存量产在即

    韩国半导体巨头SK海力士正加速推进NAND闪存技术的革新,据韩媒最新报道,该公司计划于2025年末全面完成400+
    的头像 发表于 08-02 16:56 1114次阅读

    SK海力士5堆叠3D DRAM制造良率已达56.1%

    在全球半导体技术的激烈竞争中,SK海力士再次展示了其卓越的研发实力与创新能力。近日,在美国夏威夷举行的VLSI 2024峰会上,SK
    的头像 发表于 06-27 10:50 653次阅读

    SK海力士堆叠的3D DRAM生产良率达到56.1%

    )提交了一份关于3D DRAM(三维动态随机存取存储器)的详细研究论文。该论文不仅揭示了SK海力士在3D DRAM领域取得的显著进展,更向世界展示了其在这一未来存储
    的头像 发表于 06-24 15:35 783次阅读

    SK海力士HBM4芯片前景看好

    瑞银集团最新报告指出,SK海力士的HBM4芯片预计从2026年起,每年将贡献6至15亿美元的营收。作为高带宽内存(HBM)市场的领军企业,SK海力士
    的头像 发表于 05-30 10:27 822次阅读

    SK海力士HBM4E存储器提前一年量产

    SK海力士公司近日在首尔举办的IEEE 2024国际存储研讨会上,由先进HBM技术团队负责人Kim Kwi-wook宣布了一项重要进展。SK海力士
    的头像 发表于 05-15 11:32 847次阅读

    SK海力士推出新一代移动端NAND闪存解决方案ZUFS 4.0

    今日,SK海力士公司宣布了一项革命性的技术突破,他们成功研发出了面向端侧(On-Device)AI应用的全新移动端NAND闪存解决方案——“
    的头像 发表于 05-09 11:00 612次阅读

    SK海力士提前完成HBM4内存量产计划至2025年

    SK海力士宣布,计划于2025年下半年推出首采用12DRAM堆叠的HBM4产品,而16堆叠
    的头像 发表于 05-06 15:10 514次阅读

    SK海力士联手TEMC开发氖气回收技术,年度节省400亿韩元

    SK海力士联合 TEMC 研发出一套氖气回收装置,用以收集及分类处理光刻工艺环境中的氖气,然后交予 TEMC 进行纯化处理,最后回流至 SK 海力士
    的头像 发表于 04-02 14:25 485次阅读

    刚刚!SK海力士出局!

    来源:集成电路前沿,谢谢 编辑:感知芯视界 Link 3月25日消息,据报道,由于SK海力士部分工程出现问题,英伟达所需的12HBM3E内存,将由三星独家供货,
    的头像 发表于 03-27 09:12 633次阅读

    SK海力士首发Gen5 NVMe固态硬盘

    该产品与 Gold P31、Platinum P41 共同使用了海力士自主研发的 SSD 主控,然而独特之处在于其搭载了 PCIe Gen5 技术及 238 的 TLC NAND
    的头像 发表于 03-20 14:13 1089次阅读

    SK海力士斥资10亿美元,加码先进芯片封装研发以满足AI需求

    据封装研发负责人李康旭副社长(Lee Kang-Wook)介绍,SK海力士已在韩国投入逾10亿美元扩充及改良芯片封装技术。精心优化封装工艺是HBM获青睐的重要原因,实现了低功耗、提升性
    的头像 发表于 03-07 15:24 725次阅读