0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

MOSFET寄生电容参数如何影响开关速度

电子设计 来源:电子元件技术 作者:电子元件技术 2021-01-08 14:19 次阅读

我们应该都清楚,MOSFET 的栅极和漏源之间都是介质层,因此栅源和栅漏之间必然存在一个寄生电容CGS和CGD,沟道未形成时,漏源之间也有一个寄生电容CDS,所以考虑寄生电容时,MOSFET 的等效电路就成了图 2 的样子了。但是,我们从MOSFET 的数据手册中一般看不到这三个参数,手册给出的参数一般是 CISS、COSS和CRSS(见图 1 ),

o4YBAF_396uAXBaaAADeqcd7YEI712.png

图 1 某数据手册关于寄生电容的描述

它们与CGS、CGD、CDS的关系如下:

CISS=CGS+CGD(CDS 短路时),COSS=CDS+CGD,CRSS=CGD

o4YBAF_397yABDx9AABCibOqS7c616.png

图 2 考虑寄生电容时的MOSFET模型

下面看一下这些寄生参数是如何影响开关速度的。如图 3,当驱动信号 Ui到来的一瞬间,由于MOSFET处于关断状态,此时CGS 和CGD上的电压分别为UGS=0, UGD=-VDD,CGS和 CGD上的电荷量分别为 QGS= 0,QGD= UGDCGD=VDDCGD。接下来 Ui通过 RG对 CGS充电,UGS逐渐升高(这个过程中,随着 UGS升高,也会伴随着 CGD的放电,但是由于VDD远大于UGS,CGD不会导致栅电流的明显增加)。当UGS达到阈值电压时,开始有电流流过MOSFET(事实上,当UGS还没有达到阈值电压时,已经有微小的电流流过 MOSFET 了),MOSFET 上承受的压降由原来的 VDD开始减小, CGD上的电压也会随之减小,那么,也就伴随着的 CGD 放电。

由于 CGD 上的电荷量 QGD= VDDCGD较大,所以放电的时间较长。在放电的这段时间内,栅极电流基本上用于 CGD 的放电,因此栅源电压的增加变得缓慢。放电完成后,Ui通过RG继续对CGS和CGD 充电(因为此时MOSFET已经充分导通,相当于CGS和CGD并联),直到栅源电压达到Ui,开启过程至此完成。图 4 的曲线很好地描绘了导通过程中UGS随时间变化的曲线。需要注意的是,由于驱动提供的不是电流源,所以实际上的曲线并非直线,图 4 仅代表上升趋势。

pIYBAF_399WAW7a7AACAle-3pPg974.png

图 3 考虑寄生电容时的MOSFET驱动电路

pIYBAF_39-iAT4FiAABV1SiKMp4637.png

图 4 脉冲驱动下MOSFET栅源电压上升曲线

同时,由上图 3 不难看出,RG越大,寄生电容的充电时间将会越长。显然,RG 太大时 MOSFET 不能在短时间内充分导通。在高速开关应用中(如 D 类功放、开关电源),这个阻值一般取几Ω到几十Ω。然而,即使是低速情况下,RG 也不宜取得太大,因为过大的RG会延长电容充电的时间,也就是MOSFET从关断到充分导通的过渡时间。这段时间内,MOSFET处于饱和状态(放大区),管子将同时承受较大的电压和电流,从而引起较大的功耗。但是 RG如果取得太小或者直接短路的话,在驱动电压到来的一瞬间,由于寄生电容上的电压为零,前级需要流过一个很大的电流,造成对前级驱动电路的冲击。

图 5 为高速开关应用中常见的 MOSFET 驱动电路,以一对互补的 BJT 构成射随器的形式满足驱动电流的要求。其中Q1用于开启时对寄生电容的充电,Q2用于关断时对寄生电容的放电。有时候我们需要得到更快的关断速度,通常在栅极电阻 R1 上并联一个快恢复二极管,这样的话,放电回路将经过这个二极管而不是电阻。

o4YBAF_39_6AUGpLAAB-P_D4bIM709.png

图 5 常用的高速驱动电路

pIYBAF_3-AyAeHclAABOFdO-hxo023.png

图 6 增加泄放电阻的驱动电路

在实际应用中,我们通常还会在MOSFET的栅源之间并联一个几KΩ到上百K Ω的电阻(如图 6 的R2),这是为了在输入栅源电压不确定时(如前级驱动电路失效),防止 MOSFET 处于非理性状态。

pIYBAF_3-CCAYQ2sAAByOyy491s646.png

图 7 残留电荷导致MOSFET开启的实验电路

我们可以做这样一个实验:连接如图 7 的电路,我们会发现,即使栅极悬空,LED 也会发光。这说明,栅源之间出现了高于阈值的电压,产生这一电压的原因是寄生电容上的残留电荷。残留电荷使得 UGS高于阈值电压但又不足以使 MOSFET 充分导通。结果是 MOSFET 工作在放大状态(饱和区),管子承受很大的功耗从而造成器件的损坏。这种现象更容易发生在低阈值电压的MOSFET 中。为了防止这种情况发生,往往通过栅源间的并联电阻泄放寄生电容上的残留电荷。

编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • MOSFET
    +关注

    关注

    144

    文章

    7085

    浏览量

    212701
  • 寄生电容
    +关注

    关注

    1

    文章

    291

    浏览量

    19192
  • 射随器
    +关注

    关注

    0

    文章

    8

    浏览量

    8924
收藏 人收藏

    评论

    相关推荐

    半大马士革工艺:利用空气隙减少寄生电容

    本文介绍了半大马士革工艺:利用空气隙减少寄生电容。 随着半导体技术的不断发展,芯片制程已经进入了3纳米节点及更先进阶段。在这个过程中,中道(MEOL)金属互联面临着诸多新的挑战,如寄生电容
    的头像 发表于 11-19 17:09 190次阅读
    半大马士革工艺:利用空气隙减少<b class='flag-5'>寄生电容</b>

    深入解析晶振时钟信号干扰源:寄生电容、杂散电容与分布电容

    在现代电子电路设计中,晶振时钟信号的高频特性使得其容易受到各种干扰。其中,寄生电容、杂散电容和分布电容是影响晶振时钟信号稳定性的主要因素。晶发电子将详细分析这三种电容的特性、影响及相
    发表于 09-26 14:49

    仿真的时候在哪些地方添加寄生电容呢?

    请问各位高手,仿真的时候在哪些地方添加寄生电容呢,比如下面的图, 另外一般万用板焊出来的杂散电容有多大?在高速运放仿真时应该加在哪些地方呢
    发表于 09-19 07:59

    在LF411CD的放大模块出现输出会发生振荡,请问该元件输入端(2端)与GND间的寄生电容多大?

    在LF411CD的放大模块出现输出会发生振荡,怀疑是寄生电容造成,请问该元件输入端(2端)与GND间的寄生电容多大? 谢谢~~
    发表于 09-10 07:51

    普通探头和差分探头寄生电容对测试波形的影响

    在电子测试和测量领域,探头是连接被测设备(DUT)与测量仪器(如示波器)之间的关键组件。探头的性能直接影响到测试结果的准确性和可靠性。其中,寄生电容是探头设计中一个不容忽视的因素,它对测试波形有着
    的头像 发表于 09-06 11:04 294次阅读

    系统寄生参数对SiC器件开关的影响分析

    *本论文摘要由PCIM官方授权发布/摘要/本文分析了系统寄生参数对SiC(碳化硅)器件使用的影响。本文还研究了SiCMOS开关开通时的过流机理,以及开通电流振荡的原因。除了寄生电感对功
    的头像 发表于 08-30 12:24 363次阅读
    系统<b class='flag-5'>寄生</b><b class='flag-5'>参数</b>对SiC器件<b class='flag-5'>开关</b>的影响分析

    碳化硅MOSFET开关尖峰问题与TVS保护方案

    SiC MOSFET开关尖峰问题,并介绍使用瞬态电压抑制二极管(TVS)进行保护的优势和上海雷卯电子提供的解决方案。 1. SiC MOSFET开关过程中的电压尖峰 SiC
    的头像 发表于 08-15 17:17 2684次阅读
    碳化硅<b class='flag-5'>MOSFET</b>的<b class='flag-5'>开关</b>尖峰问题与TVS保护方案

    igbt功率管寄生电容怎么测量大小

    IGBT(绝缘栅双极晶体管)是一种广泛应用于电力电子领域的功率器件。IGBT的寄生电容是指在IGBT内部由于结构原因产生的电容,这些电容会影响IGBT的开关
    的头像 发表于 08-07 17:49 670次阅读

    MOSFET并联(并联功率MOSFET之间的寄生振荡)

    电子发烧友网站提供《MOSFET并联(并联功率MOSFET之间的寄生振荡).pdf》资料免费下载
    发表于 07-13 09:39 4次下载

    开关MOSFET为什么会有振铃和电压尖峰

    和门极连接中存在不可避免的寄生电感。当MOSFET从导通状态切换到截止状态或者反之时,流过这些寄生电感的电流发生急剧变化,根据V = L(di/dt),会在MOSFET两端产生较大的电
    的头像 发表于 06-09 11:29 2777次阅读

    寄生电容器的基础知识详解

    电源纹波和瞬态规格会决定所需电容器的大小,同时也会限制电容器的寄生组成设置。
    的头像 发表于 03-17 15:45 2.1w次阅读
    <b class='flag-5'>寄生电容</b>器的基础知识详解

    详解MOS管的寄生电感和寄生电容

    寄生电容寄生电感是指在电路中存在的非意图的电容和电感元件。 它们通常是由于电路布局、线路长度、器件之间的物理距离等因素引起的。
    的头像 发表于 02-21 09:45 2412次阅读
    详解MOS管的<b class='flag-5'>寄生</b>电感和<b class='flag-5'>寄生电容</b>

    PCB寄生电容的影响 PCB寄生电容计算 PCB寄生电容怎么消除

    寄生电容有一个通用的定义:寄生电容是存在于由绝缘体隔开的两个导电结构之间的虚拟电容(通常不需要的),是PCB布局中的一种效应,其中传播的信号表现得好像就是电容,但其实并不是真正的
    的头像 发表于 01-18 15:36 2722次阅读
    PCB<b class='flag-5'>寄生电容</b>的影响 PCB<b class='flag-5'>寄生电容</b>计算 PCB<b class='flag-5'>寄生电容</b>怎么消除

    如何避免功率MOSFET发生寄生导通?

    如何避免功率MOSFET发生寄生导通?
    的头像 发表于 12-06 18:22 1038次阅读
    如何避免功率<b class='flag-5'>MOSFET</b>发生<b class='flag-5'>寄生</b>导通?

    SiC MOSFET 和Si MOSFET寄生电容在高频电源中的损耗对比

    SiC MOSFET 和Si MOSFET寄生电容在高频电源中的损耗对比
    的头像 发表于 12-05 14:31 726次阅读
    SiC <b class='flag-5'>MOSFET</b> 和Si <b class='flag-5'>MOSFET</b><b class='flag-5'>寄生电容</b>在高频电源中的损耗对比