0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DDR5的基本信号完整性 DDR5频率相关损耗和反射

454398 来源:是德科技 作者:Tim Wang Lee 2021-01-22 15:29 次阅读

2020年7月,DDR 5新标准诞生,令人兴奋的DDR5技术保证了更高的数据速率和更低的功耗。这是接口设计人员熟悉的承诺。但是,就像生活中的大多数事情一样,没有免费的午餐。降低功耗和提高速度的进步伴随着设计复杂性的增加。 DDR5与前几代产品之间最显着的区别是判决反馈均衡的引入,这是串行链路系统中用于改善接收信号完整性的一项技术。

随着新技术的发展,本文将研究DDR5上下文中的一些基本信号完整性概念。第一部分介绍了眼图:确定信号完整性的指标。第二部分通过检查单脉冲响应来描述信号完整性问题的根本原因。第三部分规定了信号完整性发生问题时的解决方案。

眼图确定信号完整性

眼图是评估通道信号完整性的主要指标。它是通过对通道接收的伪随机二进制序列(PRBS)的适当处理而创建的。为了在存储器操作的“写”周期的上下文中创建眼图,控制器(发送器)通过通道发送PRBS到达存储器模块(接收器)。在存储模块上接收到的PRBS模式被划分为具有相同时间间隔的段。然后将具有相同时间间隔的这些片段彼此堆叠以创建眼图。

在图1中,有两个蓝色的眼图和红色的眼图模板。通过将通道输出端的眼图与模板进行比较,可以确定通道的信号完整性。模板是接收阈值的图形表达。模板显示对于给定的误码率(BER),接收信号的可接受时序和幅度。

如图1左侧所示,眼睛是张开的。当输出眼图和眼图模板之间没有重叠时,该通道具有良好的信号完整性。如果输出眼图与模板不重叠,则接收器可以根据接收到的模拟电压电平和时序确定数字1或数字0。另一方面,如果存在违反模型的情况(如图1右侧所示),则眼睛会闭合,接收器无法区分数字1或数字0。

4273-khxeamv9184185.jpg

眼图为工程师提供了给定通道性能的指标。当接收器的眼睛合上时,需要其他分析技术来确定闭眼的根本原因。

DDR5中的频率相关损耗和反射

DDR5标准中指定的主要问题是反射和与频率有关的损耗[1]。图2显示了从控制器到存储模块的DQ线的单脉冲响应。单脉冲响应是从控制器发送单脉冲(数字脉冲)时在存储模块上接收到的波形。

在图2中,红色虚线是通道中没有反射或与频率相关的损耗的理想情况。以蓝色表示,随着理想脉冲的扩展,观察到通道的频率相关损耗。通道中的反射会在稍后出现。由于单个脉冲的扩散和反射会干扰其他脉冲,因此人们常将其称为符号间干扰(ISI)。

782b-khxeamv9184183.jpg

由频率相关损耗引起的ISI在串行链路通道中很常见,而由阻抗不连续性引起的反射问题则是DDR特有的。

DDR5中的决策反馈均衡

如果信号完整性问题的根本原因是与频率有关的损耗,那么最直接的解决方案是减少通道的长度或在制造过程中使用低损耗的材料。为了使反射量最小,走线应设计为可控阻抗。如果通过适当的通道长度,制造材料和阻抗控制使眼图保持闭合,则接收器处的均衡可以帮助进一步改善/张开接收器中的眼图。

在DDR5中,指定了四抽头决策反馈均衡(DFE)来减轻损耗和反射,而不放大噪声。每个抽头代表一个单位间隔,四抽头DFE在当前接收的比特之后最多校正四个单位间隔。顾名思义,决策反馈均衡算法对每个接收到的比特做出决策,并将比特的修改反馈给接收器。

在DFE算法中,接收到的模拟波形首先到达符号检测器。符号检测器确定接收到的模拟波形代表数字1还是数字0。如果检测到的符号是数字符号,则模拟波形的缩放版本将是加入原始数字以强调下一个数字0。如果检测到的符号是数字0,则将模拟波形的缩放版本添加到原始波形中,以强调下一个数字1。

图3的左侧显示了几乎闭合的眼图。通过应用DFE,几乎可以闭眼。如图3的右侧所示,DFE算法成功地打开了几乎闭合的眼睛图。 DFE均衡眼图的另一个独特功能是睁眼前后的扭结。

5c61-khxeamv9184388.jpg

随着数据速率的提高,人们看到了串行链路和DDR之间的技术融合。在DDR5之前,无需进行均衡即可使接收器处的像样张开。随着对更高速度和更低功耗的推动,均衡已经成为适当睁眼的必要条件。

尽管在接收器处配备一个均衡器以改善眼图是令人欣慰的,但仍然需要适当地设计信道损耗和走线阻抗,以便均衡可以对系统性能产生最积极的影响。

为了更好地理解不同通道设计和均衡功能之间的平衡,使用电子设计自动化(EDA)软件作为虚拟原型环境验证也已成为必需。通过将虚拟样机的结果和实际设计的测量结果相结合,可以形成一个强大的设计工作流程,以应对新的令人兴奋的技术。
编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DDR
    DDR
    +关注

    关注

    11

    文章

    717

    浏览量

    65779
  • 信号完整性
    +关注

    关注

    68

    文章

    1418

    浏览量

    95888
  • DDR5
    +关注

    关注

    1

    文章

    433

    浏览量

    24361
收藏 人收藏

    评论

    相关推荐

    雷克沙推出全新战神之翼系列DDR5内存条

    近期,雷克沙重磅推出全新战神之翼系列 DDR5 内存条 ——ARESRGB DDR5 6000C26。此款内存条专为 AMD 平台精心定制,具备卓越性能,不仅精准契合 AMD 官方力荐的理想频率
    的头像 发表于 12-12 14:51 581次阅读

    DDR3、DDR4、DDR5的性能对比

    DDR3、DDR4、DDR5是计算机内存类型的不同阶段,分别代表第三代、第四代和第五代双倍数据速率同步动态随机存取存储器(SDRAM)。以下是它们之间的性能对比: 一、速度与带宽 DDR
    的头像 发表于 11-29 15:08 5701次阅读

    DDR5内存与DDR4内存性能差异

    DDR5内存与DDR4内存性能差异 随着技术的发展,内存技术也在不断进步。DDR5内存作为新一代的内存技术,相较于DDR4内存,在性能上有着显著的提升。 1. 数据传输速率
    的头像 发表于 11-29 14:58 1151次阅读

    DDR5内存的工作原理详解 DDR5DDR4的主要区别

    DDR5内存的工作原理详解 1. DDR5内存简介 DDR5(Double Data Rate 5)是第五代双倍数据速率同步动态随机存取存储器(SDRAM)。它是
    的头像 发表于 11-22 15:38 3099次阅读

    揭秘DDR5的读写分离技术奥秘

    在系统级仿真中,与DDR4-3200 相比,更高数据速率下的 DDR5 的有效带宽几乎是其两倍。这种改进是通过提高数据速率和增强架构来实现的。DDR5 包含从 3200 MT/s 到 8800 MT
    的头像 发表于 11-14 11:12 870次阅读
    揭秘<b class='flag-5'>DDR5</b>的读写分离技术奥秘

    顺络电子推出DDR5电感新方案,助力高效普及

    近日,顺络电子近期推出了全新的低损耗电感系列产品。这一创新方案由WT系列与WCX系列组合而成,旨在为用户提供高性能、高可靠以及更低成本的电感解决方案,进一步推动DDR5技术的普及与发展。 WT系列
    的头像 发表于 10-25 11:09 677次阅读

    SK海力士DDR5芯片价格或将大幅上涨

    近日,据外媒报道,SK海力士已宣布将其DDR5 DRAM芯片价格上调15%至20%,这一举动在业界引起了广泛关注。供应链内部人士透露,此次涨价的主要原因在于HBM3/3E产能的大幅扩张,对DDR5的生产资源造成了明显挤占。
    的头像 发表于 08-14 15:40 847次阅读

    Introspect DDR5/LPDDR5总线协议分析仪

    的误码测试仪(BERT), 适合用在DDR5 DRAM/RCD/DB等物理层接收机信号质量完整性测试及针对DDR5协议层之功能验证. 目前
    发表于 08-06 12:03

    DDR5 MRDIMM内存标准将发,存储厂商方案先行

    MRDIMM产品的研发,并发布了相关产品方案。DDR5 MRDIMM将为下一代高性能计算、AI应用提供动力。JEDEC固态技术协会提到,DDR5多路复用双列直插式内存模块(Multiplexed
    的头像 发表于 07-31 18:26 5542次阅读
    <b class='flag-5'>DDR5</b> MRDIMM内存标准将发,存储厂商方案先行

    DDR5内存条上的时钟走线

    DDR5标准JESD79-5文件中没有明确的控制阻抗建议,DDR4时代基本内存条上时钟阻抗还是跟着芯片、主板走的70-80欧姆。线宽相对而言比较细。不知道你开始使用DDR5没有,你有关
    的头像 发表于 07-16 17:47 2560次阅读
    <b class='flag-5'>DDR5</b>内存条上的时钟走线

    0706线下活动 I DDR4/DDR5内存技术高速信号专题设计技术交流活动

    01活动主题DDR4/DDR5内存技术高速信号专题设计技术交流活动时间:2024年7月6日(本周六)10:00地点:深圳市南山区科技南十二路曙光大厦1002(深圳地铁1号线,高新园地铁站D出口200
    的头像 发表于 07-06 08:12 467次阅读
    0706线下活动 I <b class='flag-5'>DDR</b>4/<b class='flag-5'>DDR5</b>内存技术高速<b class='flag-5'>信号</b>专题设计技术交流活动

    Rambus通过全新PMIC系列支持多代基于 DDR5 的高性能服务器

    提供业界领先的 DDR5 服务器 PMIC,满足AI及其他高级工作负载对最高性能与容量内存模块的需求 通过全新PMIC系列支持多代基于 DDR5 的高性能服务器 为 DDR5 服务器内存模块提供
    的头像 发表于 06-20 15:13 1009次阅读

    谈谈DDR5技术规格的那些事

    此文尽量排除高深莫测的DRAM相关技术名词,让各位迅速了解DDR5相对DDR4的优势与可能的影响,最后再同场加映英特尔Atomx6000系列引进的「In-BandECC」技术,让大家瞧瞧英特尔如何在
    的头像 发表于 05-09 08:27 1303次阅读
    谈谈<b class='flag-5'>DDR5</b>技术规格的那些事

    DDR5测试技术更新漫谈

    工业类设备,从终端产品到数据中心,用于CPU进行数据处理运算的缓存。近20多年来,经历了从SDRAM发展到DDR RAM,又从DDR发展到目前的DDR5,每一代 DDR 技术在带宽、性
    的头像 发表于 04-01 11:37 1387次阅读
    <b class='flag-5'>DDR5</b>测试技术更新漫谈

    DDR5内存接口芯片组如何利用DDR5 for DIMM的优势?

    2021 年,JEDEC 宣布发布 JESD79-5 DDR5 SDRAM 标准,标志着行业向 DDR5 dual-inline memory modules (DIMM) 的过渡。
    的头像 发表于 03-17 09:50 3433次阅读
    <b class='flag-5'>DDR5</b>内存接口芯片组如何利用<b class='flag-5'>DDR5</b> for DIMM的优势?