0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

FinFET的效用已趋于极限 浅谈晶体管缩放的难题

454398 来源:泛林 作者:Nerissa Draeger博士 2021-01-25 15:25 次阅读

作者:泛林Nerissa Draeger博士

FinFET在22nm节点的首次商业化为晶体管——芯片“大脑”内的微型开关——制造带来了颠覆性变革。与此前的平面晶体管相比,与栅极三面接触的“鳍”所形成的通道更容易控制。但是,随着3nm和5nm技术节点面临的难题不断累积,FinFET的效用已经趋于极限。

晶体管缩放的难题

在每个技术节点,设备制造商可以通过缩小晶体管的方法来降低器件面积、成本和功耗并实现性能提升,这种方式也称为PPAC(功率、性能、面积、成本)缩放。然而,进一步减小FinFET的尺寸却会限制驱动电流和静电控制能力。

在平面晶体管中,可以通过增加通道宽度来驱动更多电流并提升接通与断开的速度。然而,随着CMOS设计的发展,标准单元的轨道高度不断降低,这就导致“鳍”的尺寸受到限制,而基于5nm以下节点制造的单鳍器件将会无法提供足够的驱动电流。

此外,虽然“鳍”的三面均受栅极控制,但仍有一侧是不受控的。随着栅极长度的缩短,短沟道效应就会更明显,也会有更多电流通过器件底部无接触的部分泄露。因此,更小尺寸的器件就会无法满足功耗和性能要求。

用纳米薄片代替鳍片

全包围栅极(GAA)是一种经过改良的晶体管结构,其中通道的所有面都与栅极接触,这样就可以实现连续缩放。采用这种结构的晶体管就被称为全包围栅极(GAA)晶体管,目前已经出现多种该类晶体管的变体。

早期的GAA器件使用垂直堆叠纳米薄片的方法,即将水平放置的薄片相互分开地置入栅极之中。相对于FinFET,这种方法下的通道更容易控制。而且不同于FinFET必须并排多个鳍片才能提高电流,GAA晶体管只需多垂直堆叠几个纳米薄片并让栅极包裹通道就能够获得更强的载流能力。这样,只需要缩放这些纳米薄片就可以调整获得满足特定性能要求的晶体管尺寸。

然而,和鳍片一样,随着技术进步和特征尺寸持续降低,薄片的宽度和间隔也会不断缩减。当薄片宽度达到和厚度几乎相等的程度时,这些纳米薄片看起来会更像“纳米线”。

制造方面的挑战

尽管纳米薄片的概念很简单,但它却给实际制造带来了诸多新挑战,其中有些制造难题源于结构制成,其他则与满足PPAC缩放目标所需的新材料有关。

具体而言,在构建方面的主要挑战源于结构的复杂性。要制造GAA晶体管首先需要用Si和SiGe外延层交替构成超晶格并用其作为纳米薄片结构的基础,之后则需要将电介质隔离层沉入内部(用于保护源极/漏极和确定栅极宽度)并通过刻蚀去除通道的牺牲层。去除牺牲层之后留下的空间,包括纳米片之间的空间,都需要用电介质和金属构成的栅极填补。今后的栅极很可能要使用新的金属材料,其中钴已经进入评估阶段;钌、钼、镍和各种合金也已被制造商纳入考虑范围之内。

持续的进步

GAA晶体管终将取代FinFET,其中的纳米薄片也会逐渐发展成纳米线。而GAA结构应该能够适用于当前已经纳入规划的所有先进工艺节点。

从最早的平面结构开始,晶体管架构已经取得了长足的进步并有效推动了智能互联的大发展,这一切都是早期的行业先驱们所难以想象的。随着全包围栅极晶体管的出现,我们也热切期待它能为世界带来更令人惊叹的终端用户设备和功能。
编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 晶体管
    +关注

    关注

    77

    文章

    9600

    浏览量

    137608
  • FinFET
    +关注

    关注

    12

    文章

    247

    浏览量

    90095
  • 栅极晶体管
    +关注

    关注

    0

    文章

    6

    浏览量

    8410
收藏 人收藏

    评论

    相关推荐

    Finfet技术(3D晶体管)详解

    Finfet技术(3D晶体管)详解
    发表于 08-19 10:46

    晶体管ON时的逆向电流

    fT:增益带宽积、截止频率fT:增益带宽积指晶体管能够动作的极限频率。所谓极限,即基极电流对集电极电流的比为1(即hFE=1)的情况。提高基极输入频率,hFE变低。这时,hFE为1时的频率叫做fT(增益
    发表于 04-09 21:27

    晶体管简介

    fT:增益带宽积、截止频率fT:增益带宽积指晶体管能够动作的极限频率。所谓极限,即基极电流对集电极电流的比为1(即hFE=1)的情况。提高基极输入频率,hFE变低。这时,hFE为1时的频率叫做fT(增益
    发表于 05-09 23:12

    什么是晶体管 晶体管的分类及主要参数

    晶体管是通常用于放大器或电控开关的半导体器件。晶体管是调节计算机、移动电话和所有其他现代电子电路运行的基本构件。由于其高响应和高精度,晶体管可用于各种数字和模拟功能,包括放大器、开关、稳压器、信号
    发表于 02-03 09:36

    MOSFET和鳍式场效应晶体管的不同器件配置及其演变

    向下缩放时失去对漏电流的控制。  答案是利用第三个维度。  MOSFET晶体管从平面单栅极器件演变为多栅极3D单元,以增加电流驱动并减轻短通道效应。  使用3D还可以减少晶体管的面积。占据第三维可以
    发表于 02-24 15:20

    什么是鳍式场效应晶体管?鳍式场效应晶体管有哪些优缺点?

    FinFET成为它们的替代品。鳍式场效应晶体管比平面 MOSFET 更好地阻断短通道效应,从而实现晶体管缩放。  平面设计不会超出 30 nm 的栅极长度。栅极氧化物停止密封源头上的栅
    发表于 02-24 15:25

    单个晶体管频带压缩放大器电路图

    单个晶体管频带压缩放大器电路图
    发表于 06-27 10:05 506次阅读
    单个<b class='flag-5'>晶体管</b>频带压<b class='flag-5'>缩放</b>大器电路图

    晶体管极限参数

    晶体管极限参数 以下介绍晶体管的主要极限参数。晶体管所能承受的电压、功率耗散以及所通过的电流都是有一定限度的,当其超过额定值时,
    发表于 01-26 08:54 7353次阅读

    浅谈鳍式场效晶体管finFET)寄生提取的复杂性和不确定性

    鳍式场效晶体管(简称 finFET)的推出标志着 CMOS 晶体管首次被看作是真正的三维器件。由于源漏区以及与其周围连接的三维结构方式(包括本地互连和接触通孔),导致了复杂性和不确定性。
    发表于 01-28 14:28 3898次阅读
    <b class='flag-5'>浅谈</b>鳍式场效<b class='flag-5'>晶体管</b>( <b class='flag-5'>finFET</b>)寄生提取的复杂性和不确定性

    Intel放弃FinFET晶体管转向GAA晶体管 GAA工艺性能提升或更明显

    Intel之前已经宣布在2021年推出7nm工艺,首发产品是数据中心使用的Ponte Vecchio加速卡。7nm之后的5nm工艺更加重要了,因为Intel在这个节点会放弃FinFET晶体管转向GAA晶体管
    的头像 发表于 03-11 09:51 5995次阅读
    Intel放弃<b class='flag-5'>FinFET</b><b class='flag-5'>晶体管</b>转向GAA<b class='flag-5'>晶体管</b> GAA工艺性能提升或更明显

    晶体管:后FinFET时代的技术演进

        FinFET晶体管架构是当今半导体行业的主力军。但是,随着器件的持续微缩,短沟道效应迫使业界引入新的晶体管架构。在本文中,IMEC的3D混合微缩项目总监Julien Ryckaert勾勒出了
    的头像 发表于 12-30 17:45 2900次阅读

    进入全新一代的晶体管以前,回顾一下前几代晶体管的发展

    在这里,我们讨论了Bulk-Si CMOS技术,缩放的必要性和重要性,它们的各种影响以及相关的解决方案。我们还解决了晶体管材料和先进技术节点中使用的任何新材料的物理缩放限制。如今,由于在32nm技术节点下遇到的种种局限性,行业转
    的头像 发表于 05-17 15:38 2961次阅读
    进入全新一代的<b class='flag-5'>晶体管</b>以前,回顾一下前几代<b class='flag-5'>晶体管</b>的发展

    全包围栅极结构将取代FinFET

    FinFET在22nm节点的首次商业化为晶体管——芯片“大脑”内的微型开关——制造带来了颠覆性变革。与此前的平面晶体管相比,与栅极三面接触的“鳍”所形成的通道更容易控制。但是,随着3nm和5nm技术节点面临的
    的头像 发表于 08-01 15:33 1234次阅读

    二维半导体晶体管实际沟道长度的极限

    高性能单层二硫化钼晶体管的实现让科研界看到了二维半导体的潜力,二维半导体材料的发展让我们看到了晶体管纵向尺寸下目前的缩放极限(< 1 nm),同样的科学家们也没有停止追寻二维半导体
    的头像 发表于 10-17 10:50 2658次阅读

    探讨晶体管尺寸缩小的原理

    从平面晶体管结构(Planar)到立体的FinFET结构,我们比较容易理解晶体管尺寸缩小的原理。
    发表于 12-02 14:04 1000次阅读
    探讨<b class='flag-5'>晶体管</b>尺寸缩小的原理