0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DAC输出在高阻抗模式中被加电的问题分析

454398 来源:德州仪器 作者:Rahul Prakash 2020-10-23 15:11 次阅读

该篇将分析对象限定为一个DAC,其中的输出缓冲器在正常模式下被加电:零量程或中量程。文章将分析一下DAC输出在高阻抗模式中被加电的情况。同时提出一个针对加电毛刺脉冲的数学模型,随后给出一个尽可能减少此毛刺脉冲的电路板级解决方案。

原理

图1:DAC8760高精度DAC输出级

这个分析与没有加电毛刺脉冲减少 (POGR) 电路的DAC有关。第一部分列出了影响加电毛刺脉冲的因素。当DAC在电源斜升期间加电至高阻抗模式时,这个加电毛刺脉冲也可被视为一个在DAC的电压输出 () 引脚上逐步累积形成的瞬态电荷。这个电荷积聚是由电源引脚,通过芯片内部和外部的寄生电容,到引脚的电容耦合造成的。需要注意的是,与加电毛刺脉冲相比(第一部分),这个毛刺脉冲本质上说是AC毛刺脉冲。因此,它的幅度取决于电源斜升时间。在大多数多电源芯片中,数字电源和基准引脚有一个到引脚比较弱的寄生路径。因此,这些引脚不是造成加电/断电毛刺脉冲的主导原因。

图2:高精度DAC输出级模型

DAC输出级中的NFET/PFET晶体管的尺寸要远远大于其它开关,这是因为这个输出级被设计用于特定的负载驱动。因此,这些FET的寄生电容要远高于其它片上组件的寄生电容。图1显示的是一个典型高精度DAC输出级 (DAC8760) 的简化图。在这个图中,假定输出级和芯片的数字内核分别具有单独的电源。反馈节点上放置的二极管用来保护增益/断电网络中的晶体管。

数学分析

如图所见,进入引脚的主要寄生电容是VOUT 结合线、引线和输出FET的寄生电容的组合值。在这个假设下,DAC输出引脚可被建模为一个简单的电容分压器。图2中的经简化模型在反馈节点和VREF/AGND之间使用2个二极管。由于这些二极管代表了一个FET(图1),在以后的分析中,这些二极管上的压降可被忽略不计。

被放置在反馈节点与VREF/GND之间的反馈电阻器RFB) 和FET限制了毛刺脉冲数量级的上限和下限。在这个条件下,可被观察到的最大加电/断电毛刺脉冲被限制在VREF和GND之间。

尽可能减少加电/断电毛刺脉冲

图3:DAC8760 VOUT加电毛刺脉冲,无负载。

让我们来深入研究一下尽可能减少加电/断电毛刺脉冲的一些方法。在方程式 (1) 和 (2) 中,我们看到这些方程式中的某些项是常量。例如,寄生电容是器件寄生效应的函数。电源电压由应用需求决定。斜升时间由电源设计确定。剩下的数据项只有相对于电源的负载阻抗和VREF的排序。这就形成了减少加电/断电毛刺脉冲的2个主要方法:电源排序与负载。

电源排序

图4:数据表技术规格示例

电源排序是指以特定的顺序,用不同的电源为芯片加电/断电。对于DAC8760来说,由于加电/断电毛刺脉冲直接与VREF成比例,在AVDD/AVSS之后为VREF加电可以极大地减少这个毛刺脉冲。这个解决方案可以在对电源和基准电压进行单独控制时使用。

外部阻性负载

方程式 (1) 中的分母由一个电容数据项 (CPARP + CPARN + CL) 和一个电导数据项 (1/RL) 组成。这就形成了几个尽可能减少毛刺脉冲的方法:增加电容负载 (CL)、或者减少阻性负载 (RL)。增加电容负载会对整个系统的带宽产生不利影响。它还会影响输出放大器的稳定性。因此,不建议使用这个方法来实现毛刺脉冲最小化。

在选择使用一个小值阻性负载时,方程式 (4) 可以将加电/断电毛刺脉冲数量级减少到mV以下级别。这会导致大电流流经输出缓冲器,从而使精度技术规格降级,比如说偏移、增益、线性等。因此,要根据数据表技术规格来选择引脚上的阻性负载。例如,DAC8760数据表规定了负载为1kΩ时的精度参数(图4)。

图5:DAC8760 加电毛刺脉冲 – RL = 500KΩ

结论

加电/断电毛刺脉冲对系统十分有害。它们的影响只有在系统设计好、进行测试时才会显现出来。因此,有一点很关键,那就是通过仔细检查组件,并使用这篇文中给出的技巧来设计系统,以尽可能减少这些毛刺脉冲。我们已经讨论了形成这些毛刺脉冲的根本原因,并且提出了一个尽可能减少这些毛刺脉冲的板级解决方案。
编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 二极管
    +关注

    关注

    147

    文章

    9668

    浏览量

    166872
  • dac
    dac
    +关注

    关注

    43

    文章

    2299

    浏览量

    191229
  • 晶体管
    +关注

    关注

    77

    文章

    9708

    浏览量

    138509
  • 毛刺脉冲
    +关注

    关注

    0

    文章

    2

    浏览量

    4609
收藏 人收藏

    评论

    相关推荐

    DAC8552输出阻抗可以设置,这样有什么意义?

    DAC8552输出阻抗可以设置,这样有什么意义?
    发表于 12-26 07:34

    DAC38RF84 SYNC信号上就是,为什么?

    在调试DAC38RF84时遇到了问题,芯片一上,即使不配置DAC38RF84寄存器,甚至不供给时钟,两个通道的SYNC就是。按我的理解,204B协议中SYNC信号应该是接收方发送
    发表于 12-13 08:38

    用MSP430控制DAC8531,DAC8531输出的电压只有十几毫伏,问题出在哪?

    我用MSP430控制DAC8531,CLK(黄色clk,蓝色DIN)和DIN用示波器测得如图,先输出八位,再输出低八位,在clk下降沿传出数据(上升沿传出数据我也试过),
    发表于 12-11 07:52

    DAC161S997上几次后发现电路就无法输出4ma,为什么?

    请教一个关于DAC161S997的问题,我的电路是按照手册上推荐的画的,目前有一个现象,焊接好后电路输出正常,4——20ma都可以输出,但是上几次后发现电路就无法
    发表于 12-05 07:38

    请问DAC8760校零怎么给输出负值?

    是:数据0=0.7V;数据65535=10.7V(设置0-10V输出)。电流也是这个关系。试了5个板子都是一样,请问专家这个问题一般出在哪里。 2:DAC8760有校零寄存器,这个寄存器里写0-32678以内的数都可以。我要写负
    发表于 11-29 08:22

    DAC3162EVM的输入阻抗不是阻态,怎么连接比较器和DAC呀?

    利用一个比较器生成43M 5V的方波,输入到DAC中,但比较器需要后接阻态的芯片,DAC3162EVM的输入阻抗不是阻态,该怎么连接比
    发表于 11-21 06:22

    DAC3174 DAC1 DAC2模拟输出信号不同步是怎么回事?

    采用默认寄存器状态模式,NORMAL Dual Sync模式。上后对DAC进行复位后即使用默认状态开始工作。
    发表于 11-20 06:24

    采用STM32F103单片机的12位DAC打点输出波形经过电容到TPA3111D的INP脚,有时出现上异响啸叫怎么解决?

    型号,目前这种方案出货已上万台,客户使用一个月后,出现小批量的功放上异响啸叫(我司产品上后在控制逻辑上是不会直接发声的)。经我司人员分析,问题出在这个INP脚输入端的电容上,在
    发表于 10-21 07:55

    OPA2134的输出阻抗是多少?输出模式是推挽吗?

    请教OPA2134的输出阻抗是多少?输出模式是推挽吗?
    发表于 09-23 06:43

    DAC输出需要一个低通平滤波器,这个滤波器该怎么设计?

    专家们早上好,菜鸟问一个问题, DAC输出需要一个低通平滤波器,这个滤波器该怎么设计。DAc是对20H到20KHZ的正弦波输出
    发表于 09-19 07:19

    DAC5682Z的输出阻抗是多少?

    )的输入阻抗为5K欧姆,与DAC输出阻抗或者LC低通滤波器的输入输出阻抗相比较,是否可以看着为阻。 3、
    发表于 09-04 06:10

    DAC输出如何加大带载能力?

    您好,项目中使用一个DAC输出任意波(不含负电压),由于DAC带载能力只有几ma,所以打算在后级增加一路运放,电压跟随,电流输出在300-500mA,电压上升/下降时间越快越好(空载
    发表于 08-09 07:30

    DAC11001B电压输出数模转换器(DAC)数据表

    电子发烧友网站提供《DAC11001B电压输出数模转换器(DAC)数据表.pdf》资料免费下载
    发表于 07-19 10:42 0次下载
    <b class='flag-5'>DAC</b>11001B<b class='flag-5'>高</b>电压<b class='flag-5'>输出</b>数模转换器(<b class='flag-5'>DAC</b>)数据表

    什么是推挽输出模式,什么是开漏输出模式?

    (一个NPN型和一个PNP型)来实现输出。当输入信号为高电平时,NPN型晶体管导通,PNP型晶体管截止,输出端呈现低阻抗的高电平;当输入信号为低电平时,NPN型晶体管截止,PNP型晶体管导通,
    的头像 发表于 07-09 14:22 2834次阅读

    输入阻抗输出阻抗的概念

    在电子学和电路理论中,阻抗是一个核心的概念,它描述了电路对电流的阻碍作用。在电路分析和设计中,我们经常遇到输入阻抗输出阻抗这两个概念。它们分别代表了电路在输入端和
    的头像 发表于 05-28 14:33 3617次阅读