0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

接触单片机时,为何一定要加上拉电阻

电子设计 来源:电子设计 作者:电子设计 2020-10-30 14:15 次阅读

在我们刚一开始接触到 51 单片机的时候对 P0 口必须加上上拉电阻,否则 P0 就是高阻态。

对这个问题可能感到疑惑,为什么是高阻态?加上拉电阻?今天针对这一概念进行简单讲解。

高阻态
高阻态这是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平。

如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定。

高阻态的实质
电路分析时高阻态可做开路理解,你可以把它看作输出(输入)电阻非常大。


它的极限可以认为悬空,也就是说理论上高阻态不是悬空,它是对地或对电源电阻极大的状态。而实际应用上与引脚的悬空几乎是一样的。

高阻态的意义
当门电路的输出上拉管导通而下拉管截止时,输出为高电平,反之就是低电平。


如果当上拉管和下拉管都截止时,输出端就相当于浮空(没有电流流动),其电平随外部电平高低而定,即该门电路放弃对输出端电路的控制 。

典型应用
在总线连接的结构上。总线上挂有多个设备,设备于总线以高阻的形式连接。这样在设备不占用总线时自动释放总线,以方便其他设备获得总线的使用权。

大部分单片机 I/O 使用时都可以设置为高阻输入。高阻输入可以认为输入电阻是无穷大的,认为 I/O 对前级影响极小,而且不产生电流(不衰减),而且在一定程度上也增加了芯片的抗电压冲击能力。

高阻态常用表示方法:高阻态常用字母 Z 表示。

在一个系统中或在一个整体中,我们往往定义了一些参考点,就像我们常常说的海平面,在单片中也是如此,我们无论说是高电平还是低电平都是相对来说的。明确了这一点对这一问题可能容易理解。

单片机中的高阻态

在 51 单片机,没有连接上拉电阻的 P0 口相比有上拉电阻的 P1 口在 I/O 口引脚和电源之间相连是通过一对推挽状态的 FET 来实现的。

组成推挽结构,从理论上讲是可以通过调配管子的参数轻松实现输出大电流,提高带载能力,两个管子根据通断状态有四种不同的组合,上下管导通相当于把电源短路了,这种情况下在实际电路中绝对不能出现。

从逻辑电路上来讲,上管开 - 下管关开时 IO 与 VCC 直接相连,IO 输出低电平 0,这种结构下如果没有外接上拉电阻,输出 0 就是开漏状态(低阻态),因为 I/O 引脚是通过一个管子接地的,并不是使用导线直接连接,而一般的 MOS 在导通状态也会有 mΩ极的导通电阻。

到这里就很清楚了,无论是低阻态还是高阻态都是相对来说的,把下管子置于截止状态就可以把 GND 和 I/O 口隔离达到开路的状态,这时候推挽一对管子是截止状态,忽略读取逻辑的话 I/O 口引脚相当于与单片机内部电路开路,考虑到实际 MOS 截止时会有少许漏电流,就称作“高阻态”。

由于管子 PN 节带来的结电容的影响,有的资料也会称作“浮空”,通过 I/O 口给电容充电需要一定的时间,那么 IO 引脚处的对地的真实电压和水面浮标随波飘动类似了,电压的大小不仅与外界输入有关还和时间有关,在高频情况下这种现象是不能忽略的。

总之一句话高阻态是一个相对概念。在使用的时候我们只要按照要求去做,让我们加上拉我们就加上,都是有一定道理的。

审核编辑 黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 单片机
    +关注

    关注

    6032

    文章

    44514

    浏览量

    632941
收藏 人收藏

    评论

    相关推荐

    影响导电滑环性能的接触电阻、绝缘电阻的因素有哪些?

    接触电阻的大小受导电滑环接触摩擦副的材料类型、接触压力、接触面光洁度等因素的影响,另外,当导电滑环转速超过一定范围时,也会影响到的动态
    的头像 发表于 10-23 15:05 405次阅读
    影响导电滑环性能的<b class='flag-5'>接触电阻</b>、绝缘<b class='flag-5'>电阻</b>的因素有哪些?

    IIC信号线需要增加上电阻,是因为IIC的IO是什么

    IIC(Inter-Integrated Circuit,即集成电路总线)信号线需要增加上电阻,这主要是因为IIC的IO(输入输出)设计采用了开漏(Open-Drain)输出方式。开漏输出方式在
    的头像 发表于 10-06 15:50 460次阅读

    单片机引脚悬空是什么电平

    ,其电平状态通常有两种可能:高电平或低电平。具体取决于单片机的内部结构和外部环境因素。 1.1 内部结构因素 单片机的I/O引脚内部结构通常包括个上
    的头像 发表于 08-28 09:51 1408次阅读

    电路设计基础:上电阻、下拉电阻分析

    的最低高电平 (般为3.5V),这时就需要在TTL的输出端接上电阻,以提高输出高电平的值。 2、OC门电路必须加上
    发表于 08-22 13:59

    单片机复位电路电阻电容如何取值

    单片机系统中,复位电路是非常重要的组成部分,它确保了单片机在启动时能够可靠地进入初始状态,以及在异常情况下能够进行复位操作。复位电路通常由个上
    的头像 发表于 08-06 10:28 695次阅读

    开漏输出为什么加上电阻

    受到限制。为了提高开漏输出的性能和可靠性,通常需要在电路中加入上电阻。 开漏输出的原理 开漏输出是种特殊的数字电路输出方式,其核心原理是利用晶体管的开关特性来实现输出。开漏输出通常使用NPN型晶体管或N型MOSFET来实现。
    的头像 发表于 07-14 10:46 1829次阅读

    基于51单片机时钟温度显示设计

    本资源内容概要:       这是基于51单片机时钟温度显示设计包含了电路图源文件(Altiumdesigner软件打开)、C语言程序源代码(keil软件打开)、proteus仿真图。本资源适合人群
    发表于 06-25 10:17 0次下载

    电阻如何实现低功耗设计

    电阻有助于降低系统的总功耗,同时保持电路的功能性和稳定性。那么上电阻如何实现低功耗设计呢? 以下是上
    的头像 发表于 05-02 15:00 875次阅读

    电阻的作用是什么

    电阻种用于保证输入信号为预期逻辑电平的电阻元件。上电阻的作用在于通过
    的头像 发表于 05-02 14:51 3521次阅读
    上<b class='flag-5'>拉</b><b class='flag-5'>电阻</b>的作用是什么

    pcb设计的基本原则分享 PCB设计16个原则一定要知道

    PCB设计的这16个原则你一定要知道
    的头像 发表于 03-12 11:19 2717次阅读

    电阻和下拉电阻是什么

    就是将不确定的信号通过电阻钳位在高电平,电阻同时起限流作用。而下拉电阻是直接接到地上,接二极管的时候
    发表于 02-29 12:39 3551次阅读
    上<b class='flag-5'>拉</b><b class='flag-5'>电阻</b>和下拉<b class='flag-5'>电阻</b>是什么

    加上电阻后的整体波形为什么可以向上移动呢?

    FPGA输出3.3V发波,到74AC04非门的输出。 为了使电平满足要求,可以在非门的输出端加上电阻,输出的波形整体向上 移动了。 加上
    发表于 02-22 06:42

    关于单片机电阻、下拉电阻的详解和选取

    数字电路有三种状态:高电平、低电平、和高阻状态,有些应用场合不希望出现高阻状态,可以通过上电阻或下拉电阻的方式使处于稳定状态,具体视设计要求而定!
    发表于 02-15 15:30 3402次阅读

    为什么IO都用上电阻,没有用下拉电阻的呢?

    IO大家都不约而同的用上电阻为何没有用下拉电阻的呢?
    发表于 01-18 08:20

    单片机时钟电路有哪些不同?

    单片机时钟电路通常可以分为内部时钟和外部时钟两种类型。
    的头像 发表于 12-19 18:12 1501次阅读
    <b class='flag-5'>单片机时</b>钟电路有哪些不同?