0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCIE-PCB设计规范

454398 来源:alpha007 作者:alpha007 2022-11-30 17:27 次阅读

PCI-Express(peripheral component interconnect express)是一种高速串行计算机扩展总线标准,它原来的名称为“3GIO”,是由英特尔在 2001 年提出的,旨在替代旧的 PCI,PCI-X 和 AGP 总线标准。


PCIe 属于高速串行点对点双通道高带宽传输,所连接的设备分配独享通道带宽,不共享总线带宽,主要支持主动电源管理,错误报告,端对端的可靠性传输,热插拔以及服务质量(QOS)等功能


下面是关于 PCIE PCB 设计的规范:


1、从金手指边缘到 PCIE 芯片管脚的走线长度应限制在 4 英寸(约 100MM)以内。


2、PCIE 的 PERP/N,PETP/N,PECKP/N 是三个差分对线,注意保护(差分对之间的距离、差分对和所有非 PCIE 信号的距离是 20MIL,以减少有害串扰的影响和电磁干扰(EMI)的影响。芯片及 PCIE 信号线反面避免高频信号线,最好全 GND)。


3、差分对中 2 条走线的长度差最多 5MIL。2 条走线的每一部分都要求长度匹配。差分线的线宽 7MIL,差分对中 2 条走线的间距是 7MIL。
4、当 PCIE 信号对走线换层时,应在靠近信号对过孔处放置地信号过孔,每对信号建议置 1 到 3 个地信号过孔。PCIE 差分对采用 25/14 的过孔,并且两个过孔必须放置的相互对称。


5、PCIE 需要在发射端和接收端之间交流耦合,差分对的两个交流耦合电容必须有相同的封装尺寸,位置要对称且要摆放在靠近金手指这边,电容值推荐为 0.1uF,不允许使用直插封装。


6、SCL 等信号线不能穿越 PCIE 主芯片。


合理的走线设计可以信号的兼容性,减小信号的反射和电磁损耗。PCI-E 总线的信号线采用高速串行差分通信信号,因此,注重高速差分信号对的走线设计要求和规范,确保 PCI-E 总线能进行正常通信。


PCI-E 是一种双单工连接的点对点串行差分低电压互联。每个通道有两对差分信号:传输对 Txp/Txn,接收对 Rxp/Rxn。该信号工作在 2.5 GHz 并带有嵌入式时钟。嵌入式时钟通过消除不同差分对的长度匹配简化了布线规则。


随着 PCI-E 串行总线传输速率的不断增加,降低互连损耗和抖动预算的设计变得格外重要。在整个 PCI-E 背板的设计中,走线的难度主要存在于 PCI-E 的这些差分对。接下来本文将对 PCI-E LVDS 信号走线时的注意事项进行总结:


(1)对于插卡或插槽来说,从金手指边缘或者插槽管脚到 PCI-E Switch 管脚的走线长度应限制在 4 英寸以内。另外,长距离走线应该在 PCB 上走斜线。


(2)避免参考平面的不连续,譬如分割和空隙。


(3)当 LVDS 信号线变化层时,地信号的过孔应放得靠近信号过孔,对每对信号的一般要求是至少放 1 至 3 个地信号过孔,并且永远不要让走线跨过平面的分割。


(4)应尽量避免走线的弯曲,避免在系统中引入共模噪声,这将影响差分对的信号完整性和 EMI。所有走线的弯曲角度应该大于等于 135 度,差分对走线的间距保持 20mil 以上,弯曲带来的走线最短应该大于 1.5 倍走线的宽度。


当一段蛇形线用来和另外一段走线来进行长度匹配,每段长弯折的长度必须至少有 15mil(3 倍于 5mil 的线宽)。蛇形线弯折部分和差分线的另一条线的最大距离必须小于正常差分线距的 2 倍。


(5)差分对中两条数据线的长度差距需在 5mil 以内,每一部分都要求长度匹配。在对差分线进行长度匹配时,匹配设计的位置应该靠近长度不匹配所在的位置,但对传输对和接收对的长度匹配没有做具体要求,即只要求差分线内部而不是不同的差分对之间要求长度匹配。在扇出区域可以允许有 5mil 和 10mil 的线距。50mil 内的走线可以不需要参考平面。长度匹配应靠近信号管脚,并且长度匹配将能通过小角度弯曲设计。


为了最小化长度的不匹配,左弯曲的数量应该尽可能的和右弯曲的数量相等。当一段蛇形线用来和另外一段走线来进行长度匹配,每段长弯折的长度必须大于三倍线宽。蛇形线弯折部分和差分线的另一条线的最大距离必须小于正常差分线距的两倍。并且,当采用多重弯曲布线到一个管脚进行长度匹配时非匹配部分的长度应该小于等于 45mil。


(6)PCI-E 需要在发射端和接收端之间交流耦合,并且耦合电容一般是紧靠发射端。


差分对两个信号的交流耦合电容必须有相同的电容值,相同的封装尺寸,并且位置对称。如果可能的话,传输对差分线应该在顶层走线。电容值必须介于 75nF 到 200nF 之间,最好是 100nF。推荐使用 0402 的贴片封装,0603 的封装也是可接受的,但是不允许使用插件封装。差分对的两个信号线的电容器输入输出走线应当对称的。尽量减少追踪分离匹配,差分对走线分离到管脚的的长度也应尽量短。

审核编辑黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23097

    浏览量

    397822
  • PCIe
    +关注

    关注

    15

    文章

    1239

    浏览量

    82643
收藏 人收藏

    评论

    相关推荐

    家用电脑的PCIe接口如何设计PCB

    PCI-E X1总线标准规定的第二条差分信号线,用于接收数据。 三、PCIe接口的PCB设计 PCI-e x1接口的PCB设计需要遵循以下规范和注意事项,这些
    发表于 11-05 14:25

    HDMI模块的PCB设计

    在前面各类设计的理论讲解、设计实操讲解、以及软件操作的讲解的过后,粉丝后台反馈想结合前面三种类型进行整体学习—模块设计,本期推出第一章HDMI模块的PCB设计,后续会继续更新各类模块的PCB设计教学,以及PCB设计理论、设计技巧
    的头像 发表于 10-22 14:16 557次阅读

    专业PCB设计,高速PCB设计,PCB设计外包, PCB Layout,PCB Design,PCB画板公司,PCB设计公司,迅安通科技公司介绍

    专业PCB设计,高速PCB设计,PCB设计外包, PCB Layout,PCB Design,PCB
    发表于 10-13 15:48

    pcb设计中遇到的常见问题及解决方法

    PCB(印刷电路板)设计中,工程师可能会遇到各种挑战和问题。这些问题可能涉及设计规范、材料选择、制造过程、信号完整性、电源完整性、热管理、电磁兼容性等方面。 1. 设计规范问题 问题 :设计不符合
    的头像 发表于 09-02 14:53 2050次阅读

    pcb设计中有哪些常用设计规范

    PCB(Printed Circuit Board,印刷电路板)设计中,常用的设计规范涉及多个方面,以确保电路板的性能、可靠性、可制造性和可维护性。以下是一些主要的设计规范: 一、电气设计规
    的头像 发表于 09-02 14:51 952次阅读

    PCB设计PCB制板的紧密关系

    一站式PCBA智造厂家今天为大家讲讲PCB设计PCB制板有什么关系?PCB设计PCB制板的关系。PCB设计和制板是
    的头像 发表于 08-12 10:04 505次阅读

    PCB电路板设计与制作的步骤和要点

    分析: 确定电路的功能和性能要求,了解电路的工作环境和应用场景,明确PCB的基本要求。 2. 原理图设计: 创建电路原理图,标识器件、连接线路,确保电路连接正确,符合设计规范。 3. 元器件选型: 选择适当的元器件,包括芯片、电阻、电容、连接器等,考虑性能、
    的头像 发表于 08-02 09:24 714次阅读

    PCB设计基本原则总结,工程师必看

    一站式PCBA智造厂家今天为大家讲讲pcb设计安全规则有哪些要求?PCB工艺规范PCB设计安规原则。在PCB设计中,遵循安规(安全
    的头像 发表于 07-09 09:46 959次阅读

    PCB设计中的常见问题有哪些?

    一站式PCBA智造厂家今天为大家讲讲PCB设计中的常见问题有哪些?PCB设计布局时容易出现的五大常见问题。在电子产品的开发过程中,PCB(Printed Circuit Board,印刷电路
    的头像 发表于 05-23 09:13 848次阅读
    <b class='flag-5'>PCB设计</b>中的常见问题有哪些?

    多层pcb设计如何过孔的原理

    一站式PCBA智造厂家今天为大家讲讲如何实现多层PCB的过孔?多层pcb设计过孔的方法。在现代电子行业中,多层PCB设计已经成为常见且重要的技术。多层PCB不仅可以提供更高的电路密度,
    的头像 发表于 04-15 11:14 960次阅读

    PCIe 7.0规范何时最终确定?

    PCIe 7.0 规范的目标是将 PCIe 6.0 规范(64 GT/s)的数据速率提高一倍,达到 128 GT/s。
    的头像 发表于 04-08 09:34 879次阅读

    PCB layout在布线上的设计规范有哪些?

    一站式PCBA智造厂家今天为大家讲讲pcb layout设计需要注意哪些细节?pcb layout设计规范。Printed Circuit Board (PCB)是一种电子零件,它是连
    的头像 发表于 02-23 09:19 871次阅读

    解读PCB设计规范

    规范规定了我公司 PCB 设计流程和设计原则,为 PCB 设计人员提供必须遵循的规则和约定。
    的头像 发表于 01-12 11:06 2371次阅读
    解读<b class='flag-5'>PCB设计规范</b>

    华为印制电路板(PCB设计规范

    电子发烧友网站提供《华为印制电路板(PCB设计规范.pdf》资料免费下载
    发表于 01-02 10:44 43次下载

    印制电路板设计规范

    电子发烧友网站提供《印制电路板设计规范.pdf》资料免费下载
    发表于 01-02 10:37 6次下载