0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB布局:USB走线的受控阻抗

电子设计 来源:Microchip 作者:Microchip 2021-04-21 16:43 次阅读

本应用笔记描述了通用串行总线,并提供了与USB3300的系统应用相关的PCB布局敏感区域的信息。本文档适用于在硬件设计,USB协议和USB 2.0规范方面众所周知的设计人员。

介绍

通用串行总线(USB)能够以480 Mbps的速度运行。为了在高速数据速率下可靠地运行,需要出色的信号完整性。PCB布局是保持信号完整性的关键组成部分。本文档提供有关PCB布局的建议。

USB走线的受控阻抗

USB 2.0规范要求USB DP / DM走线标称保持90欧姆的差分阻抗(有关更多详细信息,请参见USB规范Rev 2.0,第7.1.1.3段)。在这种设计中,迹线为14密耳宽,最小行距为7密耳。这些数字是在距地面参考平面13密耳的距离处得出的。在DP / DM线的正下方需要一个连续的接地平面,并且在DP / DM线的任一侧至少要延伸5倍的间隔宽度。

保持接近90欧姆的差分阻抗。对于不同的电介质厚度,铜重量或电路板堆叠,将需要重新计算走线宽度和间距。

在形状和长度方面保持DP / DM线之间的对称性。

单端阻抗并不像差分阻抗那么重要,可接受的范围是42到78ohms(等效地,共模阻抗必须在21 Ohms和39 Ohms之间)。

图1显示了具有大致相等的走线长度和对称性的DP / DM走线。

保持导体的宽度和间距以提供符合USB规范的差分和共模阻抗非常重要。使用45度转角以最小化阻抗不连续性。

隔离DP / DM迹线

DP / DM走线必须与附近的电路和信号隔离。零件到直线的距离应大于或等于迹线之间7 mil间距的距离的5倍。请勿在零件下方布线差分对。不要将DP / DM线与其他PCB走线交叉,除非走线位于DP / DM的接地层的相反侧。将DP / DM走线布线在实体平面上,而不是在电源平面上。

USB连接器上的隔离屏蔽

图2显示Mini-AB连接器外壳通过交流电耦合到设备接地。

USB3300完全支持USB On-the-Go(OTG)PHY。外壳还通过铁氧体磁珠FB2直流接地。工业惯例是仅将电缆屏蔽层的主机侧接地。这样做是为了提供电缆屏蔽,同时如果主机和设备接地之间存在电位差,则可以防止可能的接地电流流入USB电缆。如果只需要设备操作,则建议切断FB2和连接器外壳之间的走线,以便仅将外壳的AC接地。

晶体振荡器

晶体振荡器对杂散电容和其他信号的噪声敏感。它还会干扰其他信号并引起EMI噪声。负载电容器,晶体电阻和并联电阻应放置得彼此靠近。负载电容器的接地线应短接,并远离USB,VBUS电源线的返回电流。负载电容器的返回路径应为数字逻辑电源。

o4YBAGB_5WmADqcXAAAhYE443RU583.png

图3示出了晶体振荡器电路的示意图。

图4说明了晶体电路的建议PCB布局。所有组件都离USB线很远。

RBIAS

RBIAS电阻设置内部电流源基准。因此,RBIAS引脚是一个高阻抗节点,因此,在RBIAS走线上产生的任何噪声都会直接影响内部电流基准,并对眼图质量产生负面影响。RBIAS电阻应放置在靠近RBIAS引脚的位置,接地回路应短接RBIAS,其接地方式应与旁路电容器相同。电阻的走线应非常短,并尽可能与附近的走线隔离。

编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4322

    文章

    23128

    浏览量

    398612
  • 连接器
    +关注

    关注

    98

    文章

    14583

    浏览量

    136780
  • usb
    usb
    +关注

    关注

    60

    文章

    7960

    浏览量

    265100
  • 信号完整性
    +关注

    关注

    68

    文章

    1410

    浏览量

    95523
  • 晶体振荡器
    +关注

    关注

    9

    文章

    625

    浏览量

    29173
收藏 人收藏

    评论

    相关推荐

    PCB 布局线资料

    新人,求PCB布局线资料,谢谢!
    发表于 08-02 19:19

    pcb布局线方面

    pcb布局线方面,有什么建议吗,该怎么怎么,怎么提高效率
    发表于 10-15 14:51

    PCB布局线的调整

    pcb的设计过程中,元器件的布局线的调整是非常重要的一个步骤。恰当的布局可以简化布线的难度,更重要的是可以提高
    发表于 10-17 04:37

    PCB布局之蛇形线

    经常听说“PCB线间距大于等于3倍线宽时可以抑制70%的信号间干扰”,这就是3W原则,信号线之间的干扰被称为串扰。那么,你知道串扰是怎么形成的吗?当两条
    发表于 12-27 20:33

    PCB设计线阻抗控制简介

    通道。  需要说明的是,在具体的PCB层叠设置时,要对以上原则进行灵活掌握和运用,根据实际单板的需求进行合理的分析,最终确定合适的层叠方案,切忌生搬硬套。  PCB设计线
    发表于 04-12 15:12

    PCB线的设计细节详解

    的差分阻抗就需要这些.PCB布局时,这些焊盘需要保留在需要的时候。  D+、D- 的线宽跟线距为9mil ,这两个信号线旁不可以铺铜,应该将
    发表于 04-13 16:09

    PCB Layout零件布局线原则

    介绍了PCB Layout零件布局线的一般原则,数字信号线尽量放置在数字信号布线区域内等知识
    发表于 06-25 11:25 5537次阅读

    开关电源的PCB设计(布局、排版、线)规范

    开关电源的PCB设计(布局、排版、线)规范,感兴趣的小伙伴们可以看看。
    发表于 07-26 14:09 0次下载

    开关电源的PCB设计(布局、排版、线)规范

    开关电源的PCB设计(布局、排版、线)规范
    发表于 09-06 16:03 0次下载

    开关电源的PCB设计(布局、排版、线)规范

    开关电源的PCB设计(布局、排版、线)规范,感兴趣的小伙伴们可以瞧一瞧。
    发表于 11-11 18:18 0次下载

    印刷电路板布局中 仔细观察PCB线

    “否”或“不适用于所有数字信号。”替代方法可包括关注PCB传输线的“受控阻抗”和/或使用其他跟踪阻抗值。
    的头像 发表于 08-08 09:28 2565次阅读

    如何控制PCB线阻抗

    PCB设计实现,对PCB板工艺也提出更高要求,经过与PCB厂的沟通,并结合EDA软件的使用,按照信号完整性要求去控制线
    发表于 10-04 17:17 1.1w次阅读
    如何控制<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>线</b>的<b class='flag-5'>阻抗</b>

    PCB受控阻抗线设计和微带线与带状线的实现说明

    人们撰写了大量文章来阐述如何端接PCB线特性阻抗以避免信号反射。但是,妥善运用传输线路技术的时机尚未说清楚。下面总结了针对逻辑信号的一条成熟的适用性指导方针。当
    发表于 09-29 10:44 3次下载
    <b class='flag-5'>PCB</b>的<b class='flag-5'>受控</b><b class='flag-5'>阻抗</b>走<b class='flag-5'>线</b>设计和微带<b class='flag-5'>线</b>与带状<b class='flag-5'>线</b>的实现说明

    什么是PCB线路板线阻抗

    在 印制电路板 中,导线和线通常由铜制成,因为它是除银以外电阻最小的元素。将欧姆表放在线上,直流电阻几乎可以忽略不计。 交流阻抗不能说相同。与电阻不同,
    的头像 发表于 09-21 21:22 1.3w次阅读

    浅谈PCB布局中的DDR4阻抗变化

    如果没有正确的设计和分析工具集,高速接口可能难以布局和布线。以太网,USB,DDR,MIPI等协议需要在PCB布局中进行精确的单端和差分阻抗
    的头像 发表于 12-31 17:17 7701次阅读