在上周公布Q3财报时,三星同时重修了先进制程进展情况,将已经稳定投产的最新节点从7nm LPP升级为5nm LPE。
此前有消息称,三星5nm产能遇困,阻碍了其规模量产工作,现在看起来情况已经好转甚至得到了完全解决。
新的5nm旨在取代7nm,官方标称可带来10%的性能提升和同频下20%的功耗减少。密度方面,是上一代的1.33倍。
据悉,5nm LPE引入了多层EUV工艺过程,FinFET晶体管在微观层面也上马了智能双熔点分离、柔性放置触点等转为低功耗场景优化的技术。
三星还强调,5nm LPE和7nm在设计套件上兼容,以加快厂商部署芯片设计的速度。不过,这在某种程度上似乎也暗示,5nm下芯片的性能不会有令人印象深刻的提升。
外媒称,三星5nm工艺的首发SoC将是骁龙875 5G SoC,后者定于12月1日在骁龙技术峰会上推出。
责任编辑:pj
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
芯片
+关注
关注
455文章
50714浏览量
423158 -
三星电子
+关注
关注
34文章
15859浏览量
180986 -
5nm
+关注
关注
1文章
342浏览量
26076
发布评论请先 登录
相关推荐
台积电产能爆棚:3nm与5nm工艺供不应求
台积电近期成为了高性能芯片代工领域的明星企业,其产能被各大科技巨头疯抢。据最新消息,台积电的3nm和5nm工艺产能利用率均达到了极高水平,其
三星或将HBM产能目标下调至每月17万颗
据业内人士透露,三星电子已对其2025年底的高带宽内存(HBM)最大产能目标进行了调整,下调幅度超过10%,从原先计划的每月20万颗减至17万颗。这一变动主要归因于向主要客户的量产供应
三星加速2nm及1.4nm制程投资
三星正加速其在先进制程领域的投资步伐,计划于明年第一季度在平泽一厂的“S3”代工线建成一条月产能达7000片晶圆的2nm生产线。此举标志着三星
三星将为DeepX量产5nm AI芯片DX-M1
人工智能半导体领域的创新者DeepX宣布,其第一代AI芯片DX-M1即将进入量产阶段。这一里程碑式的进展得益于与三星电子代工设计公司Gaonchips的紧密合作。双方已正式签署量产合同
三星量产最薄LPDDR5X内存,技术再突破
三星电子今日正式宣告,其业界领先的超薄LPDDR5X内存封装技术已进入量产阶段,再次引领内存技术潮流。此次推出的LPDDR5X内存封装,以惊
三星开始量产其最薄LPDDR5X内存产品,助力端侧AI应用
深圳2024年8月6日 /美通社/ -- 2024年8月6日,三星电子今日宣布其业内最薄的12纳米(nm)级LPDDR5X DRAM(内存)开始量
三星3nm芯片良率低迷,量产前景不明
近期,三星电子在半导体制造领域遭遇挑战,其最新的Exynos 2500芯片在3nm工艺上的生产良率持续低迷,目前仍低于20%,远低于行业通常要求的60%量产标准。这一情况引发了业界对
三星与新思科技携手,备战2nm工艺量产
在全球半导体行业迈向更高精度和更小尺寸的征途上,三星与新思科技近日宣布了一项重要的合作。这一合作旨在确保三星的2nm制造工艺能够顺利实现量产
三星电子开始量产其首款3nm Gate All Around工艺的片上系统
据外媒报道,三星电子已开始量产其首款3nm Gate All Around(GAA)工艺的片上系统(SoC),预计该芯片预计将用于Galaxy S25系列。
三星宣布其第九代V-NAND 1Tb TLC产品开始量产
近日,三星宣布其第九代V-NAND 1Tb TLC产品开始量产,这将有助于巩固其在NAND闪存市场的卓越地位。
SK海力士与三星将率先量产1c纳米DRAM
在近期举办的行业盛会Memcon 2024上,三星公司透露了其宏伟的量产计划,预计在今年年底前,他们将成功实现1c nm制程的批量生产。
英伟达寻求从三星采购HBM芯片
英伟达正在寻求与三星建立合作伙伴关系,计划从后者采购高带宽存储(HBM)芯片。HBM作为人工智能(AI)芯片的核心组件,其重要性不言而喻。与此同时,三星正努力追赶业内领头羊SK海力士,后者已率先实现下一代HBM3E芯片的大
台积电扩增3nm产能,部分5nm产能转向该节点
目前,苹果、高通、联发科等世界知名厂商已与台积电能达成紧密合作,预示台积电将继续增加 5nm产能至该节点以满足客户需求,这标志着其在3nm制程领域已经超越竞争对手
三星泰勒市新晶圆厂量产推迟至2025年
早在2022年5月,三星就表达了在美国得克萨斯州泰勒市建芯片代工厂的意愿,初始投资设定为170亿美元,后追加至250亿美元。该工厂将配备极紫外光刻机,瞄准5nm制程芯片生产;而如今在奥
评论