0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何不建Vivado工程,也能看Device视图呢

FPGA技术驿站 来源:Lauren的FPGA 作者:Lauren的FPGA 2020-11-13 18:11 次阅读

FPGA设计与开发中,Device视图和Package视图发挥着重要的作用。在Device视图下:

可以查看FPGA芯片可用资源

例如:LUT、FF、BRAMDSP、URAM等的个数;

可以查看关键资源的分布情况

例如:PCIE的位置,高速收发器的位置,因为这些位置直接影响到PCB设计以及FPGA内部的数据流。

可用查看MMCM等时钟资源的位置

时钟的拓扑结构的质量直接影响到设计后期的时序收敛,在多die芯片中,这一点尤为重要。例如:某个芯片是3个die,设计中的一个时钟要给这3个die使用,那么最好将该时钟分配在中间那个die上,这样跨die次数最小,比较时钟跨die会增加Clock Skew。

那么如何打开Device视图呢?一种可行的方法是创建Vivado I/O工程,但这仍然显得繁琐。这里我们介绍一种更为直接的方法,就是使用Tcl命令link_design。打开Vivado,在Tcl Console中直接输入如下图所示命令:

link_design -part xcvu7p-flva2104-1-e

此时,该命令后只需跟随一个选项,即-part,-part用于指明具体的芯片型号。这样就打开了Vivado,之后选择Window,点击Device即可打开Device视图,点击Package即可打开Package视图。

责任编辑:xj

原文标题:不建Vivado工程,也能看Device视图

文章出处:【微信公众号:Lauren的FPGA】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1625

    文章

    21664

    浏览量

    601724
  • Vivado
    +关注

    关注

    19

    文章

    808

    浏览量

    66315

原文标题:不建Vivado工程,也能看Device视图

文章出处:【微信号:Lauren_FPGA,微信公众号:FPGA技术驿站】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    每次Vivado编译的结果都一样吗

    很多FPGA工程师都有这种困惑,Vivado每次编译的结果都一样吗? 在AMD官网上,有这样一个帖子: Are Vivado results repeatable for identical
    的头像 发表于 11-11 11:23 175次阅读
    每次<b class='flag-5'>Vivado</b>编译的结果都一样吗

    使用Vivado通过AXI Quad SPI实现XIP功能

    本博客提供了基于2023.2 Vivado的参考工程,展示如何使用Microblaze 地执行(XIP)程序,并提供一个简单的bootloader。
    的头像 发表于 10-29 14:23 190次阅读
    使用<b class='flag-5'>Vivado</b>通过AXI Quad SPI实现XIP功能

    Vivado使用小技巧

    有时我们对时序约束进行了一些调整,希望能够快速看到对应的时序报告,而又不希望重新布局布线。这时,我们可以打开布线后的dcp,直接在Vivado Tcl Console里输入更新后的时序约束。如果调整
    的头像 发表于 10-24 15:08 203次阅读
    <b class='flag-5'>Vivado</b>使用小技巧

    STM32_USB-FS-Device_Lib_V4.1.0为何不在端点恢复后将发送端点设置为NAK?

    STM32_USB-FS-Device_Lib_V4.1.0 file:usb_core.c funciton name:RESULT Standard_ClearFeature(void
    发表于 05-06 08:55

    IAR工程文件如何导入到Keil UVision5中?

    如果是IAR工程文件,现在要导入到Keil UVision5中,要如何操作?
    发表于 05-06 08:15

    使用STVD一个STM8的工程,.h文件在哪里添加?内存分配函数是哪个?

    使用STVD一个STM8的工程,.h文件在哪里添加?内存分配函数是哪个?芯片是怎样启动的?Source Files 下面的mapping.asmand main.asm 是做什么用的文件?
    发表于 04-28 09:05

    eclipse自己工程,无法编译通过怎么解决?

    eclipse自己工程,无法编译通过
    发表于 04-28 07:12

    如何在AMD Vivado™ Design Tool中用工程模式使用DFX流程?

    本文介绍了在 AMD Vivado™ Design Tool 中用工程模式使用 DFX 流程以及需要注意的地方。在使用 DFX 工程模式的过程中要把具体步骤映射到相应的 DFX 非工程
    的头像 发表于 04-17 09:28 756次阅读
    如何在AMD <b class='flag-5'>Vivado</b>™ Design Tool中用<b class='flag-5'>工程</b>模式使用DFX流程?

    stm32f303工程的步骤是什么?

    求大神指导:一个stm32f303工程,本人只下载了keil5软件,还需要下载什么,下载之后的建工程步骤是什么?
    发表于 04-11 07:07

    深入探索Vivado工程模式FPGA设计流程

    在设计过程的每个阶段,设计者均可以打开Vivado集成开发环境,对存储器中保存的当前设计进行分析和操作。
    发表于 04-03 09:36 862次阅读
    深入探索<b class='flag-5'>Vivado</b>非<b class='flag-5'>工程</b>模式FPGA设计流程

    详解Vivado工程模式的精细设计过程

    将设置设计的输出路径,设置设计输出路径的步骤如下所示。 第一步:如图4.3所示,在“Vivado%”提示符后输入命令“set outputDir ./gate_Created_Data/top_output”。
    发表于 04-03 09:34 1435次阅读
    详解<b class='flag-5'>Vivado</b>非<b class='flag-5'>工程</b>模式的精细设计过程

    如何禁止vivado自动生成 bufg

    操作: 打开Vivado工程,并进入项目导航器窗口。 选择下方的"IP"选项卡,展开"Clocking"选项。在这
    的头像 发表于 01-05 14:31 1950次阅读

    Vivado时序问题分析

    有些时候在写完代码之后Vivado时序报红,Timing一栏有很多时序问题。
    的头像 发表于 01-05 10:18 1894次阅读

    VIVADO安装问题解决

    vivado出现安装问题刚开始还以为是安装路径包含中文空格了,重装的注意了一下,发现还是这个问题。。。。后来又一顿操作猛如虎,终于发现了问题。出这个问题的原因是vivado压缩包解压的路径包含中文了把解压文件放到不含中文的地方,再重新安装,安装路径
    发表于 12-22 10:56 0次下载

    VIVADO软件使用问题总结

    【关键问题!!!!重要!!!】VIVADO会在MESSAGE窗口出提示很多错误和警告信息!
    的头像 发表于 12-15 10:11 1780次阅读
    <b class='flag-5'>VIVADO</b>软件使用问题总结