台积电传出正在跟美国科技巨擘合作,共同开发系统整合芯片(SoIC)创新封装科技,利用 3D 芯片间堆栈技术,让半导体功能更强大。
日经亚洲评论 18 日报导,摩尔定律的发展速度变慢,一颗芯片能挤进的晶体管数量愈来愈有限,突显芯片封装技术的重要性。
台积电如今决定运用名为SoIC的 3D 堆栈技术,将处理器、存储器、传感器等数种不同芯片堆栈、连结在一起,统合至同一个封装之内。这种方法可让芯片组体积缩小、功能变强,也更省电。
消息透露,台积电计划在苗栗芯片封装厂房导入最新 3D IC 封装技术,Google、超微(AMD)将是第一批 SoIC 芯片客户,这些美国科技巨擘会协助台积电进行测试与认证作业。据消息,Google 打算将 SoIC 芯片应用于自驾车系统等,AMD 则希望打造超越英特尔(Intel)的芯片产品。
熟知详情的芯片封装专家透露,台积电有望透过 SoIC 科技将优质客户锁在自家的芯片封装生态圈,因为需要高阶芯片的客户,通常更愿意尝试新科技。台积电不想取代传统芯片封装厂,只想服务顶尖的优质客层,让苹果(Apple)、Google、AMD、Nvidia 这些口袋超深的芯片开发商,不会投向竞争对手的怀抱。
部分市场观察人士认为,台积电独门的封装服务,是苹果愿意将 iPhone 处理器独家委托给台积电代工的原因之一。
本文由电子发烧友综合报道,内容参考自台积电、TechWeb,转载请注明以上来源。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
相关推荐
据DIGITIMES研究中心最新发布的《AI芯片特别报告》显示,在AI芯片需求激增的推动下,先进封装技术的成长势头已超越先进制程,成为半导体行业的新焦点。特别是
发表于 08-21 16:31
•674次阅读
近日,业界传出重大消息,谷歌手机的自研芯片Tensor G5计划转投台积电的3nm制程,并引入台
发表于 08-06 09:20
•544次阅读
随着半导体技术的不断发展,芯片封装技术也在持续进步。目前,2D封装和
发表于 07-25 09:46
•1309次阅读
近日,业界传来重要消息,台积电已正式组建专注于扇出型面板级封装(FOPLP)的团队,并规划建立小型试产线(mini line),标志着这家全球领先的半导体制造企业在
发表于 07-16 16:51
•894次阅读
在半导体行业的最新动态中,台积电再次展示了其在制程技术和封装技术方面的领先地位。本周,
发表于 07-16 10:28
•954次阅读
在半导体行业的持续演进与技术创新浪潮中,台积电再次成为焦点。据业界最新消息透露,其先进的封装技术
发表于 07-05 10:41
•618次阅读
据最新报道,三星电子正积极加强其在半导体封装技术领域的联盟建设,旨在缩小与全球半导体制造巨头台积电之间的
发表于 06-11 09:32
•499次阅读
张晓强强调,半导体行业的黄金时代已然来临,未来AI芯片的发展几乎99%都依赖于台积电的先进逻辑技术与先进
发表于 05-27 09:53
•670次阅读
现阶段,台积电不仅致力于提升 CoWoS 封装产能,还全力推动下一代 SoIC 封装方案的大规模
发表于 04-12 10:37
•773次阅读
2.5/3D-IC封装是一种用于半导体封装的先进芯片堆叠技术,它能够把逻辑、存储、模拟、射频和微机电系统 (MEMS)集成到一起
发表于 03-06 11:46
•1489次阅读
台积电熊本厂开幕 计划年底量产 台积电熊本第一厂今天
发表于 02-24 19:25
•1167次阅读
自去年以来,随着英伟达AI芯片需求的迅猛增长,作为其制造及封装合作伙伴的台积电(TSMC)在先进封装
发表于 02-06 16:47
•5799次阅读
英特尔在封装技术方面取得了重大突破,并已经开始大规模生产基于3D Foveros技术的产品。这项技术使得英特尔能够在单个
发表于 01-26 16:04
•608次阅读
谈到台积电在这一领域的长期发展,魏哲家表示,他们已经进行了十余年的深入研究和开发,预计诸如CoWoS、3D IC和SoIC等先进
发表于 01-19 09:36
•613次阅读
身为台积电最大客户之一的苹果,亦表现出对 SoIC 的浓厚兴趣。苹果计划通过热塑碳纤板复合成型技术,配合
发表于 01-18 14:47
•772次阅读
评论