0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技推出最新IC Validator物理验证解决方案

璟琰乀 来源:新思科技 作者:新思科技 2020-11-24 14:42 次阅读

新思科技(Synopsys)近日宣布推出最新版IC Validator物理验证解决方案,该解决方案包含多项创新技术,可加快前沿应用推向市场的时间。IC Validator独特的弹性CPU调配技术可为本地和云环境的物理签核节省多达40%的计算时间。另一项创新技术是机器学习驱动的根本原因分析,可自动识别关键的设计规则检查(DRC)问题,从而更快地实现DRC的收敛。此外,与传统LVS技术相比,Explorer LVS可使SoC的运行时间提高30倍且调试速度得到数量级的提升。

“设计规模不断扩大、制造复杂性不断升级,处于前沿设计的客户日益面临设计收敛的挑战,因此及时的物理验证收敛对于满足严苛的流片时间至关重要。 新思科技IC Validator的创新功能将为开发者提供更高的性能、更高的生产率并加速芯片上市的时间。”——Raja Tabet

新思科技

作为新思科技Fusion Design Platform™和Custom Design Platform™的重要组成部分, IC Validator是一款全面且具有高度可扩展性的物理验证解决方案。该解决方案包括DRC、LVS、可编程式电学规则检查(PERC)、虚拟金属填充和DFM等增强功能。 IC Validator采用智能内存感知负载调度和均衡技术,具有高性能和高度可扩展性等特点,可最大限度地利用主流硬件。 此外,它可以在多台机器上同时使用多线程和分布式处理,并且可扩展到1000多个CPU,优势显著。

新思科技Fusion Design Platform中的IC Validator验证可实现快速DRC检查、自动修复、时序的填充和签核、以及与STAR RC™集成,从而可加快收敛速度。IC Validator的实时DRC检查技术可为新思科技Custom Design Platform按需实现实时DRC监测。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    453

    文章

    50384

    浏览量

    421722
  • IC
    IC
    +关注

    关注

    36

    文章

    5897

    浏览量

    175211
  • 新思科技
    +关注

    关注

    5

    文章

    787

    浏览量

    50304
收藏 人收藏

    评论

    相关推荐

    IC设计到系统创新,新思科技为AI创新提速

    技开发者大会上,新思科技主要阐述的便是如何通过EDA工具、IP和一系列软硬件解决方案从芯片到系统赋能创新,和广大开发者一起共创万物智能的未来。   新思科技总裁兼首席执行官盖思新(Sassine Ghazi)表示:“三十多年来,
    的头像 发表于 09-23 07:48 2951次阅读

    思科技PCIe 7.0验证IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解决方案,加速HPC和AI等万亿参数领域的芯片设计》中,新思科技宣布推出综合全面的PCI
    的头像 发表于 07-24 10:11 543次阅读
    新<b class='flag-5'>思科</b>技PCIe 7.0<b class='flag-5'>验证</b>IP(VIP)的特性

    思科技携手英特尔推出可量产Multi-Die芯片设计解决方案

    思科技(Synopsys)近日宣布推出面向英特尔代工EMIB先进封装技术的可量产多裸晶芯片设计参考流程,该流程采用了Synopsys.ai EDA全面解决方案和新思科技IP。该经过优
    的头像 发表于 07-16 09:42 534次阅读

    思科推出业界首款PCIe 7.0 IP解决方案

    PCIe 7.0 IP解决方案,加速万亿参数领域的芯片设计 新思科推出业界首款完整的PCIe 7.0 IP解决
    的头像 发表于 06-29 15:13 573次阅读

    西门子推出Innovator3D IC,用于 3D IC 设计、验证和制造的多物理场集成环境

    IC能够提供一个集成式环境,用于构建半导体封装组件的完整数字孪生。该集成环境采用统一数据模型进行设计规划、原型验证和预测分析,有助于推动实现、多物理场分析、机械设计、测试、Signoff一直到发布制造。 Innovator3D
    发表于 06-28 14:58 540次阅读

    思科技发布PCIe 7.0 IP解决方案,赋能AI与HPC前沿设计

    在全球芯片设计领域,新思科技(Synopsys)再次展现了其技术领先的实力。近日,公司宣布推出业界首款完整的PCIe 7.0 IP解决方案,这一重大创新为芯片制造商在处理计算密集型AI工作负载时提供了前所未有的带宽和延迟优化能力
    的头像 发表于 06-25 10:12 507次阅读

    思科推出业界首款PCIe 7.0 IP解决方案

    思科技(Synopsys)近日宣布,推出业界首款完整的PCIe 7.0 IP解决方案,包括控制器、IDE安全模块、PHY和验证IP。该解决方案
    的头像 发表于 06-25 09:46 450次阅读

    思科技面向台积公司先进工艺加速下一代芯片创新

    套件赋能可投产的数字和模拟设计流程能够针对台积公司N3/N3P和N2工艺,助力实现芯片设计成功,并加速模拟设计迁移。 新思科物理验证解决方案已获得台积公司N3P和N2工艺技术认证,可
    发表于 05-11 11:03 422次阅读
    新<b class='flag-5'>思科</b>技面向台积公司先进工艺加速下一代芯片创新

    思科技为AMBA CHI-G协议量身定制一系列AMBA协议解决方案

    思科技提供了一系列AMBA协议解决方案,用于早期建模、设计、实现、验证、确认和系统成型。
    的头像 发表于 04-30 17:20 719次阅读

    思科技硬件加速解决方案技术日在成都和西安站成功举办

    近日,【新思科技技术日】硬件加速验证解决方案专场成都站和西安站顺利举行,来自国内领先的系统级公司、芯片设计公司以及高校的250多名开发者们积极参与。
    的头像 发表于 04-19 17:35 420次阅读

    思科推出业界首个1.6T以太网IP整体解决方案

    思科技(Synopsys)日前重磅推出了业界首个1.6T以太网IP整体解决方案,这一创新性的方案在数据密集型人工智能(AI)工作负载的处理上,显著提升了带宽和吞吐量,为行业树立了新的
    的头像 发表于 03-19 10:24 387次阅读

    思科技正式推出业界首个1.6T以太网IP整体解决方案

    思科技1.6T以太网IP整体解决方案现已上市并被多家客户用,与现有实现方案相比,其互连功耗最多可降低50%
    的头像 发表于 03-19 10:23 418次阅读

    Ansys多物理场签核解决方案获得英特尔代工认证

    Ansys的多物理场签核解决方案已经成功获得英特尔代工(Intel Foundry)的认证,这一认证使得Ansys能够支持对采用英特尔18A工艺技术设计的先进集成电路(IC)进行签核验证
    的头像 发表于 03-11 11:25 649次阅读

    思科推出业界首个1.6T高速以太网解决方案

    思科技(Synopsys)近日在数据中心领域取得了重大突破,推出了业界首个1.6T高速以太网解决方案,为日益增长的人工智能(AI)计算需求提供了强有力的网络支持。这一创新解决方案相较
    的头像 发表于 03-08 11:06 554次阅读

    PI推出InnoMux-2系列多路输出离线式电源IC解决方案

    在电子设备日益普及的今天,多路输出电源的需求日益增长,对电源设计的复杂性和效率提出了更高要求。近日,Power Integrations(PI)宣布推出全新的InnoMux-2™系列多路输出离线式电源IC解决方案,该系列采用单级
    的头像 发表于 03-07 10:52 957次阅读