0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

数字电路电平标准全解析

FPGA之家 来源:FPGA之家 作者:FPGA之家 2020-11-29 11:17 次阅读


输入:VIH>3.5V,VIL<1.5V。 可以看出TTL电平的噪声容限为0.4V,CMOS的噪声容限为1.5V。 TTL和CMOS门电路结构:

如图TTL门结构,输出级采用推挽式输出结构,T4为射极跟随的形式,输出电阻小,带负载能力强。

如图CMOS门结构。

3.3V LVCMOS:Vcc:3.3V;VOH>=3.2V;VOL<=0.1V;VIH>=2.0V;VIL<=0.7V。2.5V LVCMOS:Vcc:2.5V;VOH>=2V;VOL<=0.1V;VIH>=1.7V;VIL<=0.7V。二、高速电平标准在高速电路中如何实现高速驱动输出呢?要么增大驱动电流,要么降低电平标准,或者提高晶体管工作速度。显然前者会带来非常大的功耗,因此改变电平标准和改进晶体管设计成为选择,虽然低电平更容易受到干扰,所以需要更严格的硬件设计。1、ECL和PECL电平接口ECL即射极耦合逻辑(Emitter Coupled Logic)采用的是差分结构输出,并需要负电源供电。后来发展处PECL,即正电源射极耦合逻辑。基本原理就是利用晶体管工作在非饱和区来减小转换时间,大大提高转换速度。

ECL的输出管始终有电流通过,非常有利于高速转换。输出阻抗几欧姆,输出电流10mA左右,驱动能力强。 接口连接:直流耦合,适用于短距离

这个匹配方式由等效而来,具体阻值计算:

接口连接:交流耦合,适用于较远距离

2、LVDS电平接口LVDS即Low-Voltage Differential Signaling,是一种利用低压差分信号传输高速信号的电平标准。特点是:低压,低功耗,噪声抑制能力强。

如图LVDS的输入和输出规格

LVDS的连接方式:直接连接,因为片内具有端接电阻。

三、CML电平接口CML即电流模式逻辑电平,采用恒流驱动,内置匹配电阻,使用简单,短距离高速应用中最多。

下图是几种高速接口的性能简单比较:

四、常用普通电平标准在工业领域应用最多的应该是485 232的电平标准,两者各有优缺点,成本低,使用也比较简单,但是依然有很多技术要点可以讨论,譬如传输速度,距离,防护设计等等。

RS232RS485的连接问题:工作中了解到不少同学对于232或者485的连接一直有些迷糊,关于信号的收发端定义及公母头连接,一开始我也是经常摸不着头脑。以收发地三线为主。 标准的232是DB9接头:

简记为:235-收发地。 485如何利用DB9连接: 485的两根线对应DB9头的1,2脚。 232和485与MCU的连接:

四、小结关于数字电平的标准主要就这么几种,这些都是在硬件层面的定义,在软件上对应的就有各种协议通讯方式的规定。关于接口设计确实是电路设计中的重点,尤其是在目前的高速数字通讯应用当中,我觉得主要有几个要掌握的方面: 1、信号电平的应用电路,也就是基本结构要清晰。 2、防护设计问题要考虑周全,不同接口对于负载对于匹配度的要求都不一样。 3、PCB设计的重要性,在高速设计中很多都采用EDA软件仿真的方式来协助查找关于干扰的问题,但是首要的还是要严格遵循相关规则和规范来设计。 4、实验的必要性。尤其是接口的干扰问题,尽可能全面的实验方案设计是尽快解决问题的最佳路径之一。 总之,理论基础要有,设计考虑要到,测试实验要全,如此,结果可能才好!

责任编辑:lq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电平
    +关注

    关注

    5

    文章

    361

    浏览量

    40041
  • 晶体管
    +关注

    关注

    77

    文章

    9802

    浏览量

    139093
  • 数字电路
    +关注

    关注

    193

    文章

    1630

    浏览量

    80905

原文标题:数字电路电平标准全解析

文章出处:【微信号:zhuyandz,微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    数字电路设计中:前端与后端的差异解析

    本文介绍了数字电路设计中“前端”和“后端”的区别。 数字电路设计中“前端”和“后端”整个过程可类比盖一栋大楼:前端好比建筑师在图纸上进行功能和布局的抽象设计,后端则是工程队把图纸变成实体建筑的过程
    的头像 发表于 02-12 10:09 82次阅读

    数字电路在嵌入式系统中的应用

    和可靠性。 数字电路的基本概念 数字电路是由逻辑门、触发器、计数器等基本数字元件构成的电路,它们处理的是离散的数字信号,即二进制信号。这些信
    的头像 发表于 01-24 09:41 163次阅读

    数字电路中常见组件

    数字电路是由一系列电子组件组成的,它们处理的是二进制信号,即电压水平的高低,通常对应于逻辑“0”和“1”。以下是数字电路中常见的一些组件,以及它们的基本功能和特点: 逻辑门(Logic Gates
    的头像 发表于 01-24 09:40 147次阅读

    数字电路编程语言介绍

    数字电路编程语言是专门为描述和模拟数字电路而设计的编程语言。它们通常具有以下特点: 硬件描述语言(HDL) :大多数数字电路编程语言都是硬件描述语言,如VHDL和Verilog。这些语言允许设计师以
    的头像 发表于 01-24 09:39 190次阅读

    模拟电路数字电路的区别

    在现代电子技术中,模拟电路数字电路是两种截然不同的电路类型,它们各自有着独特的特点和应用场景。 一、信号处理方式 模拟电路: 模拟电路处理
    的头像 发表于 01-24 09:22 231次阅读

    TTL电平数字电路中的作用

    数字电子学中,TTL电平是一种广泛使用的逻辑电平标准,它为数字电路的设计和实现提供了一种标准
    的头像 发表于 01-16 09:56 654次阅读

    TTL电平标准的介绍与解析

    数字电子领域,TTL电平标准是一种非常重要的逻辑电平标准,它定义了数字信号的高低
    的头像 发表于 01-16 09:46 278次阅读

    数字电路是对什么信号进行传输的

    的逻辑电平。 在现代电子技术中,数字电路扮演着至关重要的角色。从计算机、智能手机到家用电器,数字电路无处不在。 数字电路的基本原理 1. 数字
    的头像 发表于 08-11 11:00 993次阅读

    数字电路中晶体管大多处于什么状态

    数字电路中,晶体管大多处于饱和或截止状态。这是因为数字电路的信号只有两种状态:高电平和低电平,分别对应晶体管的导通和截止状态。本文将介绍数字电路
    的头像 发表于 07-18 15:25 1026次阅读

    数字电路和模拟电路的区别与联系

    数字电路和模拟电路是电子电路的两个主要分支,它们在电子技术中具有不同的应用和工作原理。本文将详细讨论数字电路和模拟电路的区别与联系。 首先,
    的头像 发表于 04-21 10:29 3202次阅读

    数字电路仿真元件符号是什么

    数字电路仿真元件通常用符号来表示。这些符号是通过简洁和易于理解的图形来表示元件的特性和功能。符号是数字电路设计和仿真过程中非常重要的一部分,帮助工程师和设计者有效地沟通和理解电路的功能。在本文
    的头像 发表于 04-21 09:20 2575次阅读

    全面解析数字电路基础知识

    模拟电路:用连续的模拟电压 / 电流值来表示信息 数字电路:用一个离散的电压序列来表示信息
    发表于 03-13 14:08 2686次阅读
    全面<b class='flag-5'>解析</b><b class='flag-5'>数字电路</b>基础知识

    数字电路与逻辑设计

    电子发烧友网站提供《数字电路与逻辑设计.ppt》资料免费下载
    发表于 03-11 09:21 9次下载

    模拟电路数字电路到底有什么区别?

    电路系统,通过操纵连续的电压或电流来表示输入信号,并产生相应的输出。数字电路是处理离散状态的电路系统,通过操作数字信号(高电平和低
    的头像 发表于 03-05 08:20 1716次阅读
    模拟<b class='flag-5'>电路</b>和<b class='flag-5'>数字电路</b>到底有什么区别?

    cmos电平与ttl电平如何转换 怎么判断ttl电路高低电平

    )是常用的数字电路家族,两者都有自己的特点和应用范围。在介绍如何转换CMOS电平和TTL电平之前,我们先来了解一下它们的定义和特点。 CMOS电平: CMOS
    的头像 发表于 02-22 11:10 3950次阅读