0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

碳纳米管晶体管有望取代硅走入现实

如意 来源:半导体行业观察 作者:IEEE 2020-12-15 15:22 次阅读

得益于研究人员的持续推进,碳纳米管器件现在正在越来越接近硅的能力,最新的进展也在最近举办的IEEE电子器件会议IEDM上揭晓。会上,来自台积电,加州大学圣地亚哥分校和斯坦福大学的工程师介绍了一种新的制造工艺,该工艺可以更好地控制碳纳米管晶体管。这种控制对于确保在逻辑电路中充当晶体管的晶体管完全关闭时至关重要。

近年来,人们对碳纳米管晶体管的兴趣有所增加,因为它们有可能比硅晶体管更进一步缩小尺寸,并提供一种生产电路堆叠层的方法比在硅中做起来容易得多。

该团队发明了一种生产更好的栅极电介质(gate dielectric)的工艺。那是栅电极和晶体管沟道区之间的绝缘层。在操作中,栅极处的电压会在沟道区中建立电场,从而切断电流

然而,随着几十年来硅晶体管的规模缩小,由二氧化硅制成的绝缘层必须越来越薄,以便使用较少的电压来控制电流,从而降低了能耗。最终,绝缘屏障非常薄,以至于电荷实际上可以通过它隧穿,从而带来电流泄漏并浪费能量。

大约十多年前,硅半导体工业通过切换到新的介电材料二氧化铪(hafnium dioxide)解决了这个问题。与先前使用的二氧化硅相比,该材料具有较高的介电常数(high-k),这意味着相对较厚的高k介电层在电气上等效于非常薄的氧化硅层。

碳纳米管晶体管还使用HfO 2栅极电介质。碳纳米管的问题在于,它们不允许在控制按比例缩小的设备所需的薄层中形成电介质。

沉积high-k电介质的方法称为原子层沉积。顾名思义,它一次可建造一个原子层的材料。但是,它需要一个开始的地方。在硅中,这是在表面自然形成的原子的原子薄层。

碳纳米管不提供这种立足点来开始沉积。它们不会自然形成氧化物层,毕竟二氧化碳和一氧化碳都是气体。纳米管中任何会导致所需“悬挂键”(dangling bonds)的缺陷都会限制其传导电流的能力。

到目前为止,在碳纳米管上生长一层薄薄的high-k电介质二氧化铪是不可能的。斯坦福大学和台积电的研究人员通过在它们之间添加中间k介电层解决了这一问题。

“形成high-k电介质一直是一个大问题。” 领导这项工作的台积电(TSMC)首席科学家,斯坦福大学教授Philip Wong(黄汉森)说。“因此您必须将比纳米管更厚的氧化物倾倒在纳米管的顶部,而不是在缩小的晶体管中”,黄汉森建议。“要了解为什么这是一个问题,可以想象一下栅极电压的作用,就是试图用脚踩踏来阻止水流过花园软管。如果在脚和软管之间放一堆枕头(类似于厚的门氧化物),则枕头会变得更难”,黄汉森进一步指出。

台积电的Matthias Passlack和UCSD的Andrew Kummel教授提出了一种解决方案,将HfO2的原子层沉积与沉积中间介电常数材料氧化铝的新方法结合在一起。Al2O3是使用UCSD发明的纳米雾工艺沉积的。像水蒸气凝结形成雾一样,Al2O3凝结成簇,覆盖纳米管表面。然后可以使用该界面电介质作为立足点开始HfO2的原子层沉积。

这两种电介质的综合电学特性使该团队能够构建一种器件,该器件的栅极电介质在宽度仅为15纳米的栅极下的厚度小于4纳米。最终的器件具有与硅CMOS器件相似的开/关电流比特性,并且仿真表明,即使具有较小栅极电介质的较小器件也能正常工作。

但是,在碳纳米管器件能够匹配硅晶体管之前,还有很多工作要做。其中一些问题已单独解决,但尚未合并到单个设备中。例如,黄汉森团队设备中的单个纳米管限制了晶体管可以驱动的电流量。他表示,要使多个相同的纳米管完美对齐一直是一个挑战。北京大学彭练矛实验室的研究人员最近成功地使每微米排列250个碳纳米管,这表明解决方案可能很快就会出现。

另一个问题是设备的金属电极和碳纳米管之间的电阻,特别是当这些触点的尺寸缩小到接近当今先进硅芯片所使用的尺寸时。去年,黄汉森的一名学生Greg Pitner(现为台积电研究人员和IEDM研究的主要作者)报告了一种方法,可以将一种接触类型(p型)的电阻提高到两倍以下接触的理论极限仅为10纳米。但是,与碳纳米管的n型接触尚未达到相似的性能水平,而CMOS逻辑则需要两种类型。

最后,需要掺杂碳纳米管以增加栅极两侧的载流子数量。通过用其他元素替换晶格中的一些原子,可以在硅中完成这种掺杂。这在碳纳米管中是行不通的,因为它将破坏结构的电子能力。相反,碳纳米管晶体管使用的是静电掺杂。在此,有意操纵介电层的成分以将电子捐赠给纳米管或将其抽出。黄汉森表示,他的学生Rebecca Park在该层中使用氧化钼取得了良好的效果。

他说:“我们感到非常兴奋,因为我们正在一步一步地将所有这些难题都击倒。” “下一步就是将它们放在一起……如果我们可以将所有这些结合起来,我们将击败硅。”
责编AJX

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    334

    文章

    26847

    浏览量

    214119
  • 晶体管
    +关注

    关注

    77

    文章

    9606

    浏览量

    137636
收藏 人收藏

    评论

    相关推荐

    麻省理工学院研发全新纳米级3D晶体管,突破性能极限

    11月7日,有报道称,美国麻省理工学院的研究团队利用超薄半导体材料,成功开发出一种前所未有的纳米级3D晶体管。这款晶体管被誉为迄今为止最小的3D晶体管,其性能与功能不仅与现有的
    的头像 发表于 11-07 13:43 177次阅读

    NMOS晶体管和PMOS晶体管的区别

    NMOS晶体管和PMOS晶体管是两种常见的金属氧化物半导体场效应晶体管(MOSFET)类型,它们在多个方面存在显著的差异。以下将从结构、工作原理、性能特点、应用场景等方面详细阐述NMOS晶体管
    的头像 发表于 09-13 14:10 1627次阅读

    浅谈晶体管光耦与可控光耦的区别 #光耦 #晶体管 #可控

    晶体管
    晶台光耦
    发布于 :2024年08月22日 08:46:45

    GaN晶体管和SiC晶体管有什么不同

    GaN(氮化镓)晶体管和SiC(碳化硅)晶体管作为两种先进的功率半导体器件,在电力电子、高频通信及高温高压应用等领域展现出了显著的优势。然而,它们在材料特性、性能表现、应用场景以及制造工艺等方面存在诸多不同。以下是对这两种晶体管
    的头像 发表于 08-15 11:16 564次阅读

    场效应晶体管和双极性晶体管有什么区别

    场效应晶体管(Field Effect Transistor,简称FET)和双极性晶体管(Bipolar Junction Transistor,简称BJT,也称双极性结型晶体管)是两种常见的半导体
    的头像 发表于 08-13 17:42 1056次阅读

    PNP晶体管符号和结构 晶体管测试仪电路图

    PNP晶体管是一种双极性晶体管,用于电子电路中放大、开关和控制电流的器件。与NPN晶体管相对应,PNP晶体管的结构特点在于其三个不同的半导体区域:正极(P型)、负极(N型)、正极(P型
    的头像 发表于 07-01 17:45 1760次阅读
    PNP<b class='flag-5'>晶体管</b>符号和结构 <b class='flag-5'>晶体管</b>测试仪电路图

    金银纳米颗粒对单壁碳纳米管实现近红外荧光增强

    背景 单壁碳纳米管(SWCNTs)可发出近红外荧光,可作为理想的荧光标记物进行生物光学探测。但遇到的限制是其发光量子效率较低,制约了其在活体生物探测时的穿透深度。 图1:本文
    的头像 发表于 05-30 06:30 309次阅读
    金银<b class='flag-5'>纳米</b>颗粒对单壁<b class='flag-5'>碳纳米管</b>实现近红外荧光增强

    R25型基微波双极型晶体管的特点及参数有哪些

    R25 型基微波双极型晶体管是一种常见的晶体管,主要用于高频电子放大线路中。
    的头像 发表于 05-28 15:45 741次阅读
    R25型<b class='flag-5'>硅</b>基微波双极型<b class='flag-5'>晶体管</b>的特点及参数有哪些

    Si晶体管的类别介绍

    (Si)晶体管是现代电子学的基本构建模块,它们在计算机、通信系统、消费电子产品以及电力管理中扮演着至关重要的角色。作为半导体材料的优势在于其丰富的资源、成熟的加工技术以及相对低廉的成本。根据
    的头像 发表于 02-23 14:13 606次阅读
    Si<b class='flag-5'>晶体管</b>的类别介绍

    碳纳米管纳米复合传感器的研究进展综述

    一维空心圆柱形碳纳米管纳米结构自被发现以来,在纳米技术的发展中起着至关重要的作用。
    的头像 发表于 01-18 09:18 1127次阅读
    <b class='flag-5'>碳纳米管</b><b class='flag-5'>纳米</b>复合传感器的研究进展综述

    有什么方法可以提高晶体管的开关速度呢?

    在其内部移动的时间越短,从而提高开关速度。因此,随着技术的进步,晶体管的尺寸不断缩小。例如,从70纳米(nm)缩小到现在的7纳米。 2. 新材料:研究人员一直在研究新材料,以替代传统的
    的头像 发表于 01-12 11:18 1143次阅读

    碳纳米管晶体管兼容已有半导体制程工艺,解决碳纳米管均匀可控掺杂难题

    研究中,他们提出了一种顶栅互补碳纳米管金属-氧化物-半导体场效应晶体管结构(Top Gate complementary CNT MOSFETs)。在该结构中,通过将掺杂仅仅局限在延伸部分,而在通道保持未掺杂的状态,凭借这一架构课题组消除了金属电极的重叠
    的头像 发表于 01-05 16:08 830次阅读
    <b class='flag-5'>碳纳米管</b><b class='flag-5'>晶体管</b>兼容已有半导体制程工艺,解决<b class='flag-5'>碳纳米管</b>均匀可控掺杂难题

    下一代晶体管有何不同

    在经历了近十年和五个主要节点以及一系列半节点之后,半导体制造业将开始从 FinFET过渡到3nm技术节点上的全栅堆叠纳米晶体管架构。 相对于FinFET,纳米晶体管通过在相同的电路
    的头像 发表于 12-26 15:15 395次阅读
    下一代<b class='flag-5'>晶体管有</b>何不同

    可性能翻倍的新型纳米晶体管

    IBM 的概念纳米晶体管在氮沸点下表现出近乎两倍的性能提升。这一成就预计将带来多项技术进步,并可能为纳米晶体管取代 FinFET 铺平道
    的头像 发表于 12-26 10:12 582次阅读

    地球上有多少原子可以用来生成晶体管呢?

    是常见的元素,那么地球上有多少原子可以用来生成晶体管
    的头像 发表于 12-22 10:51 1400次阅读
    地球上有多少<b class='flag-5'>硅</b>原子可以用来生成<b class='flag-5'>晶体管</b>呢?