0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

扇出型晶圆级封装在单个晶片堆叠中的应用

电子设计 来源:电子设计 作者:电子设计 2020-12-24 17:39 次阅读

随着集成电路设计师将更复杂的功能嵌入更狭小的空间,异构集成包括器件的3D堆叠已成为混合与连接各种功能技术的一种更为实用且经济的方式。作为异构集成平台之一,高密度扇出型晶圆级封装技术正获得越来越多的认可。此种封装解决方案的主要优势在于其封装的基片更少,热阻更低,电气性能也更优秀。这是一个体现“超越摩尔定律”的例子,即使用 “摩尔定律”以外的技术也能实现更高的集成度和经济效益。

异构集成技术

高密度扇出型封装技术满足了移动手机封装的外形尺寸与性能要求,因此获得了技术界的广泛关注。构成此技术的关键元素包括重布线层(RDL)金属与大型铜柱镀层。重布线层连通了芯片上的高密度连接和印制电路板的低密度连接。通常需要使用多层重布线层,才能够让信号路由至电路板。

如图1所示,大型铜柱是垂直连接不同层级的金属支柱。顶部单个晶片的焊锡凸块被放置于大型铜柱之上,并通过回流焊完成连接。

图1. 2.5D封装中的中介层结构

大型铜柱的工艺挑战

大型铜柱的区别在于其尺寸大小:它的高度和宽度是标准铜柱的5倍之多。构建大型铜柱的传统方法是采用常规电镀,这个过程漫长且缓慢。而最大的问题在于,此过程通常会产生不可接受的不一致结果。电镀铜柱的高度会随局部电流负载密度的不同而变化,并可能在支柱顶部产生一定程度的隆起或凹陷,而不是所需的平坦表面(图2)。这种高度与特征形状的不一致,可能会需要额外的后续平面化步骤(如CMP),并会导致连接不稳定,降低设备性能,增加总体工艺时间和成本。

影响以上电镀结果的单个晶片布局差异包括特征形状、宽度、深宽比以及周围光阻的厚度和给定区域的特征密度。这些差异可能会演变成为晶圆、单个晶片或各个特征之间的差异。

解决这个问题的方法之一就是在目标厚度上电镀多余的金属,然后逆转电镀极化与电流方向。这将回蚀所添加金属,以缩小铜柱的高度分布,或使大型铜柱的顶部更平整。但这种方法可能无法有效提升不同长度铜柱尺寸的一致性,而且通常会导致不良变形,使得大型铜柱的表面粗糙凹陷,边缘腐蚀。

图2. 电镀大型铜柱的常见差异包括电流负载问题、凹陷和凸起。

泛林集团的解决方案

泛林集团通过其独有的Durendal®工艺解决这一问题。该工艺可以产出优质、光滑的大型铜柱顶部表面,整个晶圆上的大型铜柱高度也非常均匀。整套Durendal®工艺可以在SABRE® 3D设备上实施完成。

图3. 通过SABRE® 3D使用Durendal®工艺,产出尺寸均匀、高质量的大型铜柱。下方的图片比较了晶圆边缘(左侧)与晶圆中心(右侧)大型铜柱的高度差异。

Durendal®工艺提供了一种经济高效的方式进行单个晶片堆叠,并能产出高良率以及稳固可靠的连接。在未来,我们期待Durendal®工艺能促进扇出型晶圆级封装在单个晶片堆叠中得到更广泛的应用。

审核编辑:符乾江
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5387

    文章

    11536

    浏览量

    361655
  • 晶圆
    +关注

    关注

    52

    文章

    4893

    浏览量

    127936
收藏 人收藏

    评论

    相关推荐

    什么是微凸点封装

    微凸点封装,更常见的表述是微凸点技术或
    的头像 发表于 12-11 13:21 104次阅读

    先进封装技术-7扇出型板封装(FOPLP)

    (Semiconductor Advanced Packaging) - 6 扇出封装
    的头像 发表于 12-06 11:43 539次阅读
    先进<b class='flag-5'>封装</b>技术-7<b class='flag-5'>扇出</b>型板<b class='flag-5'>级</b><b class='flag-5'>封装</b>(FOPLP)

    华天科技硅基扇出封装

    使用昂贵的干法刻蚀设备和基板材料,具有很大的成本优势,成为各大厂家优先布局发展的战略方向。 硅基扇出封装 硅基扇出
    的头像 发表于 12-06 10:00 155次阅读

    RFID跟踪晶片生产-FOUP盒生产车间

    在半导体晶片生产工厂,每天都会有大量的芯片在生产、传输,通过RFID技术,可以对盒进行识别、智能管理,确定晶片在生产过程中的工艺流程、
    的头像 发表于 11-29 17:46 197次阅读
    RFID跟踪<b class='flag-5'>晶片</b>生产-FOUP<b class='flag-5'>晶</b><b class='flag-5'>圆</b>盒生产车间

    一文了解封装的垂直互连结构

    了更高的要求。以当下热门的封装为切入点,重点阐述并总结目前在
    的头像 发表于 11-24 11:47 340次阅读
    一文了解<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b><b class='flag-5'>中</b>的垂直互连结构

    微凸点技术在先进封装的应用

    先进封装技术持续朝着连接密集化、堆叠多样化和功能系统化的方向发展,探索了扇出封装、2.5D/3D、系统
    的头像 发表于 10-16 11:41 663次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b>微凸点技术在先进<b class='flag-5'>封装</b><b class='flag-5'>中</b>的应用

    详解不同封装的工艺流程

    在本系列第七篇文章,介绍了封装的基本流程。本篇文章将侧重介绍不同
    的头像 发表于 08-21 15:10 1524次阅读
    详解不同<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>的工艺流程

    扇入扇出封装的区别

    封装是一种先进的半导体封装技术,被广泛应用在存储器、传感器、电源管理等对尺寸和成本要求较高的领域中。在这些领域中,这种技术能够满足现代
    的头像 发表于 07-19 17:56 1615次阅读

    合肥芯碁微电子装备股份有限公司:芯片扇出封装专利

    本发明揭示了一种芯片扇出封装法,主要步骤包括:首先制作芯片单元(包括裸芯片及重布线层);其次,利用激光直写光刻设备获取裸芯片的实际位置
    的头像 发表于 05-11 16:30 532次阅读
    合肥芯碁微电子装备股份有限公司:<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b>芯片<b class='flag-5'>扇出</b><b class='flag-5'>封装</b>专利

    智能手机SoC扇出技术(Fan-Out)的应用与探索

    扇出技术是一种先进的封装技术,能允许在封装之外的区域形成额外的I/O(输入/输出)点,从而
    发表于 04-28 12:36 589次阅读
    智能手机SoC<b class='flag-5'>扇出</b>技术(Fan-Out)的应用与探索

    扇出封装封装可靠性问题与思考

    在 FOWLP 存在两个重要概念, 即扇出封装
    的头像 发表于 04-07 08:41 1705次阅读
    <b class='flag-5'>扇出</b><b class='flag-5'>型</b><b class='flag-5'>封装</b><b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>可靠性问题与思考

    一文看懂封装

    分为扇入芯片封装(Fan-In WLCSP)和扇出
    的头像 发表于 03-05 08:42 1357次阅读
    一文看懂<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>

    键合及后续工艺流程

    芯片堆叠封装存在着4项挑战,分别为对准精度、键合完整性、
    发表于 02-21 13:58 5588次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b>键合及后续工艺流程

    不同材料在封装的作用

    共读好书 本篇文章将探讨用于封装(WLP)的各项材料,从光刻胶的树脂,到
    的头像 发表于 02-18 18:16 973次阅读
    不同材料在<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b><b class='flag-5'>中</b>的作用

    封装的五项基本工艺

    在本文中,我们将重点介绍半导体封装的另一种主要方法——封装(WLP)。本文将探讨
    发表于 01-24 09:39 1885次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>的五项基本工艺