1. 无线关键技术突破!华为发布并完成任意带内全双工(BWP-FD)技术验证
2020年12月8日,华为发布一项无线关键技术突破——基于任意带内全双工技术(Bandwidth Part – Full Duplex, 简称BWP-FD),并率先完成该技术的外场测试。该技术在任意子带内支持全双工(Full Duplex,简称FD)模式,可根据业务需要,通过调整双工方式灵活匹配业务需求和时延需求,可与当前无线双工系统兼容,预计BWP-FD将成为未来无线通信的基础创新技术之一。
随着5G成为各行各业数字化转型的引擎,不同行业的业务需要不同的双工模式,特别是5.5G和未来6G的应用场景。全双工一直是无线技术的难题,BWP-FD的突破,将使能更多的应用场景,应对未来持续演进。
通过BWP-FD这项技术,可以实现更强大的基于BWP的通用双工,意味着可以灵活的分配子带频谱作为频率和时间资源,分配半双工或全双工传输模式,即在部分带宽级别,可调度下行、上行或上下行同时传输。
BWP-FD 技术外场测试
华为率先完成BWP-FD技术的外场测试。该测试在办公楼外的停车场进行,包括一个基站和四个终端,其中基站天线挂在1.8米高的抱杆上,四个终端处于移动状态。测试过程中,基站支持半双工TDD和全双工,并灵活地这两者之间切换,将用户灵活地分配到不同的带宽部分。基于 BWP-FD技术,已达到400米稳定信号传输。
华为在全双工研究领域的持续创新
华为持续创新,在全双工研究领域不断突破。早在2013年,搭建SISO(Single Input Single Output)全双工基站,2014年扩展到2x2 MIMO全双工,2015年,实现118dB的干扰对消增益,并将全双工扩展到多用户场景;2016年,将工作频段从2.1GHz扩展到3.5GHz,验证5G主频段可行性;2017年,将全双工小型化,完成3.5GHz小型模块包;2018年,将WiFi的全双工扩展到2.4GHz;2019年,在全双工天线上取得了进展,并启动室外试验;2020年取得BWP-FD技术突破,未来华为将在全双工大规模商用上持续研究。
2.10个技巧帮你高效设计高频电路 高频电路PCB的设计是一个复杂的过程,涉及的因素很多,都可能直接关系到高频电路的工作性能。高频电路设计师一个非常复杂的设计过程,其布线对整个设计至关重要。 因此,设计者需要在实际的工作中不断研究和探索,不断积累经验,并结合新的设计技巧才能设计出性能优良的高频电路PCB。本文搜集整理了高频电路设计的十大技巧,希望能助你事半功倍。
part 1 多层板布线 高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCBLayout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。 有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求我们在进行PCBLayout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。
part 2 高速电子器件管脚间的 引线弯折越少越好 高频电路布线的引线最好采用全直线,需要转折,可用45度折线或者圆弧转折,这种要求在低频电路中仅仅用于提高铜箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合。
part 3 高频电路器件管脚间的 引线越短越好 信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。
part 4 高频电路器件管脚间的 引线层间交替越少越好 所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好。据侧,一个过孔可带来约0.5pF的分布电容,减少过孔数能显著提高速度和减少数据出错的可能性。
part 5 注意信号线近距离平行 走线引入的“串扰” 高频电路布线要注意信号线近距离平行走线所引入的“串扰”,串扰是指没有直接连接的信号线之间的耦合现象。 由于高频信号沿着传输线是以电磁波的形式传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生的不期望的噪声信号称为串扰(Crosstalk)。 PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对串扰都有一定的影响。
所以为了减少高频信号的串扰,在布线的时候要求尽可能的做到以下几点: 在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰。当信号线周围的空间本身就存在时变的电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰。 在布线空间许可的前提下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直而不要平行。
如果同一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直。 在数字电路中,通常的时钟信号都是边沿变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰。对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性。 闲置不用的输入端不要悬空,而是将其接地或接电源(电源在高频信号回路中也是地),因为悬空的线有可能等效于发射天线,接地就能抑制发射。实践证明,用这种办法消除串扰有时能立即见效。
part 6 集成电路块的电源引脚 增加高频退藕电容 每个集成电路块的电源引脚就近增一个高频退藕电容。增加电源引脚的高频退藕电容,可以有效地抑制电源引脚上的高频谐波形成干扰。
part 7 高频数字信号的地线和 模拟信号地线做隔离 模拟地线、数字地线等接往公共地线时要用高频扼流磁珠连接或者直接隔离并选择合适的地方单点互联。高频数字信号的地线的地电位一般是不一致的,两者直接常常存在一定的电压差,而且,高频数字信号的地线还常常带有非常丰富的高频信号的谐波分量,当直接连接数字信号地线和模拟信号地线时,高频信号的谐波就会通过地线耦合的方式对模拟信号进行干扰。 所以通常情况下,对高频数字信号的地线和模拟信号的地线是要做隔离的,可以采用在合适位置单点互联的方式,或者采用高频扼流磁珠互联的方式。
part 8 避免走线形成的环路 各类高频信号走线尽量不要形成环路,若无法避免则应使环路面积尽量小。
part 9 必须保证良好的 信号阻抗匹配 信号在传输的过程中,当阻抗不匹配的时候,信号就会在传输通道中发生信号的反射,反射会使合成信号形成过冲,导致信号在逻辑门限附近波动。 消除反射的根本办法是使传输信号的阻抗良好匹配,由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等。 同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。
这就要求在进行高速PCB布线时,必须要遵守以下布线规则: USB布线规则:要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil。 HDMI布线规则:要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil。 LVDS布线规则:要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆 DDR布线规则:DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线必须满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以保证信号的阻抗匹配。
part 10 保持信号传输的完整性 保持信号传输的完整性,防止由于地线分割引起的“地弹现象”。
责任编辑:xj
原文标题:【行业至尚】华为发布带内全双工(BWP-FD)技术验证!10个技巧帮你高效设计高频电路
文章出处:【微信公众号:中讯四方】欢迎添加关注!文章转载请注明出处。
-
华为
+关注
关注
215文章
34246浏览量
250948 -
无线技术
+关注
关注
13文章
889浏览量
54896
原文标题:【行业至尚】华为发布带内全双工(BWP-FD)技术验证!10个技巧帮你高效设计高频电路
文章出处:【微信号:gh_e7065087ad82,微信公众号:中讯四方】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
相关推荐
评论