0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

续命摩尔定律!英特尔提出晶体管密度翻倍新工艺

工程师邓生 来源:芯东西 作者: 子佩 2021-01-02 09:03 次阅读

芯东西12月30日消息,英特尔在本周的IEEE国际电子设备会议上展示了一项新的研究,或为续命摩尔定律提供下一步可行方向。

此项研究是英特尔一直热衷的堆叠纳米片晶体管技术,通过将PMOS和NMOS两种晶体管堆叠起来,可以将CMOS电路的面积减少一半,这意味着未来集成电路晶体管密度可能会翻番。

一、用最简单CMOS器件做实验,尺寸大小减一半

几乎每一台电子设备都离不开NMOS和PMOS两种晶体管的“协同合作”。在相同的电压下,两个晶体管只有一个会打开,把它们放在一起意味着只要有其中之一发生改变,电流才会流动,这大大地降低了能耗。

几十年以来,NMOS和PMOS晶体管在CMOS电路中一直并排放置,如果我们想让CMOS电路的尺寸更小,那两个晶体管的位置就应该更加贴近。

英特尔选择的方式,就是让它们堆叠起来。

▲堆叠的NMOS和PMOS晶体管(图源:英特尔)

有了堆叠晶体管这一巧思,英特尔使用了被称为下一代晶体管结构的纳米片晶体管技术。不同于以往晶体管主要由垂直硅鳍片构成,纳米片(nanosheet)的沟道区由多层、水平的、纳米级薄的片层堆叠而成。

▲CMOS器件由平面发展至FinFET、纳米薄片,进一步缩小电路尺寸。(图源:英特尔)

基于以上的思路,英特尔的工程师们设计了最简单的CMOS逻辑电路,即反相器,它只包含两个晶体管、两个电源连接、一个输出和一个输入互连接口。

二、“进击”的堆叠工艺:同时构建PMOS和NMOS晶体管

英特尔制造堆叠纳米片的方案被称为自对准过程,因为它在一步中就可以构建出两个已经堆叠起来的晶体管,而不需要后期再将两块独立的晶体管再粘合在一起。

本质上,该堆叠工艺的改变是对纳米片晶体管制造步骤的修改。

首先,硅和硅锗的重复层将会被雕刻成狭长的窄鳍形状,然后,硅锗层会被蚀刻,只留下一组悬浮的硅纳米薄片。

通常来说,一组纳米片最后会形成一个晶体管。

但在新工艺中,为了形成NMOS晶体管,顶部的两个纳米片被连接到磷掺杂的硅上;为了形成PMOS晶体管,底部的两个纳米片被连接到硼掺杂的硅锗上。

▲由堆叠晶体管组成的反相器(图源:英特尔)

英特尔高级研究员兼组件研究总监Robert Chau表示,整套制作工艺当然会更加复杂,但是英特尔研究人员正努力使它尽可能简单。

他说:“复杂的制造流程会影响到制造堆叠CMOS芯片的实用性。一旦解决了制造工艺实用性的问题,下一步就是要追求更好的性能。”

这可能将会涉及改进PMOS晶体管,因为目前他们导电效率远低于NMOS晶体管。Robert Chau表示,如果要改进导电效率,他们会考虑通过压缩应变或拉伸应变的方式改变晶体管沟道,使硅晶体变形,让载流子更快通过。

结语:纳米片领域,求新求变

不只是英特尔,其他许多研究机构也在寻求堆叠纳米片领域的创新设计。

比利时研究机构Imec率先提出了CFET(纳米薄片场效应晶体管)的概念,并在去年IEEE VLSI(超大规模集成电路大会)会议上报告了这一进程,但Imec的这一成果并非完全由纳米片晶体管制成,它的底层是FinFET,顶层是单一纳米片。台湾研究人员也曾发表一个用于PMOS、NMOS晶体管制造的CFET结构。

英特尔的堆叠纳米片晶体管技艺,会带我们走向摩尔定律的下一步吗?我们拭目以待。

责任编辑:PSY

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 英特尔
    +关注

    关注

    61

    文章

    9960

    浏览量

    171745
  • 摩尔定律
    +关注

    关注

    4

    文章

    634

    浏览量

    79024
  • 晶体管
    +关注

    关注

    77

    文章

    9690

    浏览量

    138167
收藏 人收藏

    评论

    相关推荐

    击碎摩尔定律!英伟达和AMD将一年一款新品,均提及HBM和先进封装

    电子发烧友网报道(文/吴子鹏)摩尔定律是由英特尔创始人之一戈登·摩尔提出的经验规律,描述了集成电路上的晶体管数量和性能随时间的增长趋势。根据
    的头像 发表于 06-04 00:06 4049次阅读
    击碎<b class='flag-5'>摩尔定律</b>!英伟达和AMD将一年一款新品,均提及HBM和先进封装

    英特尔IEDM 2024大晒封装、晶体管、互连等领域技术突破

    芯东西12月16日报道,在IEDM 2024(2024年IEEE国际电子器件会议)上,英特尔代工展示了包括先进封装、晶体管微缩、互连缩放等在内的多项技术突破,以助力推动半导体行业在下一个十年及更长
    的头像 发表于 12-25 09:52 103次阅读
    <b class='flag-5'>英特尔</b>IEDM 2024大晒封装、<b class='flag-5'>晶体管</b>、互连等领域技术突破

    摩尔定律时代,提升集成芯片系统化能力的有效途径有哪些?

    电子发烧友网报道(文/吴子鹏)当前,终端市场需求呈现多元化、智能化的发展趋势,芯片制造则已经进入后摩尔定律时代,这就导致先进的工艺制程虽仍然是芯片性能提升的重要手段,但效果已经不如从前,先进封装
    的头像 发表于 12-03 00:13 2284次阅读

    英特尔是如何实现玻璃基板的?

    在今年9月,英特尔宣布率先推出用于下一代先进封装的玻璃基板,并计划在未来几年内向市场提供完整的解决方案,从而使单个封装内的晶体管数量不断增加,继续推动摩尔定律,满足以数据为中心的应用的算力需求
    的头像 发表于 07-22 16:37 322次阅读

    “自我实现的预言”摩尔定律,如何继续引领创新

    59年前,1965年4月19日,英特尔公司联合创始人戈登·摩尔(Gordon Moore)应邀在《电子》杂志上发表了一篇四页短文,提出了我们今天熟知的摩尔定律(Moore’s Law)
    的头像 发表于 07-05 15:02 275次阅读

    英特尔CEO:AI时代英特尔动力不减

    英特尔CEO帕特·基辛格坚信,在AI技术的飞速发展之下,英特尔的处理器仍能保持其核心地位。基辛格公开表示,摩尔定律仍然有效,而英特尔在处理器和芯片技术上的创新能力将持续驱动公司前进。
    的头像 发表于 06-06 10:04 428次阅读

    封装技术会成为摩尔定律的未来吗?

    你可听说过摩尔定律?在半导体这一领域,摩尔定律几乎成了预测未来的神话。这条定律,最早是由英特尔联合创始人戈登·摩尔于1965年
    的头像 发表于 04-19 13:55 341次阅读
    封装技术会成为<b class='flag-5'>摩尔定律</b>的未来吗?

    英特尔CEO称公司全力押注18A制程

    据悉,18A制程作为英特尔推动至技术领先地位的第五个阶段,尽管未采用1.8纳米制造工艺,但宣称性能及晶体管密度均可与竞争对手的1.8纳米工艺
    的头像 发表于 03-01 16:14 602次阅读

    英特尔押注18A制程,力争重回技术领先地位

    据悉,18A 制程是英特尔技术引领道路上的关键阶段,虽非直接采用 1.8纳米工艺英特尔仍自豪宣称其性能与晶体管密度媲美友商的 1.8 nm
    的头像 发表于 02-29 15:13 716次阅读

    功能密度定律是否能替代摩尔定律摩尔定律和功能密度定律比较

    众所周知,随着IC工艺的特征尺寸向5nm、3nm迈进,摩尔定律已经要走到尽头了,那么,有什么定律能接替摩尔定律呢?
    的头像 发表于 02-21 09:46 730次阅读
    功能<b class='flag-5'>密度</b><b class='flag-5'>定律</b>是否能替代<b class='flag-5'>摩尔定律</b>?<b class='flag-5'>摩尔定律</b>和功能<b class='flag-5'>密度</b><b class='flag-5'>定律</b>比较

    英特尔3D封装工艺进入量产,集成万亿晶体管

    众所周知,整个半导体领域正迈进一个同时整合多个‘芯粒’(Chiplets,也被称为‘小芯片’)在同一封装中的多元时代。基于此,英特尔的 Foveros 及新型 EMIB(嵌入式多芯片互连桥接)等高级封装解决方案被誉为能将一万亿个晶体管融于单一封装之内
    的头像 发表于 01-26 09:44 599次阅读

    中国团队公开“Big Chip”架构能终结摩尔定律

    摩尔定律的终结——真正的摩尔定律,即晶体管随着工艺的每次缩小而变得更便宜、更快——正在让芯片制造商疯狂。
    的头像 发表于 01-09 10:16 843次阅读
    中国团队公开“Big Chip”架构能终结<b class='flag-5'>摩尔定律</b>?

    英特尔2月21日发布新工艺路线图,或将引入RibbonFET环栅晶体管

    英特尔对此次活动的定位如下: “诚挚邀请您倾听英特尔高层精英、技术专才以及各方合作伙伴深度解读我们的战略布局、卓越工艺技术、尖端封装技巧与生态建设。旨在让您深入理解英特尔的代工厂服务如
    的头像 发表于 01-05 09:40 699次阅读

    先进封装技术引领芯片制造新趋势

    英特尔创始人戈登·摩尔提出集成电路上的晶体管数量大约每两年增涨1倍的“摩尔定律”后,芯片制造业迅猛发展,然而,缩小芯片体积难度加大,成本提升
    的头像 发表于 12-28 14:58 901次阅读

    英特尔:2030年前实现单个封装内集成1万亿个晶体管

    12月9日,英特尔在IEDM 2023(2023 IEEE 国际电子器件会议)上展示了使用背面电源触点将晶体管缩小到1纳米及以上范围的关键技术。英特尔表示将在2030年前实现在单个封装内集成1万亿个
    的头像 发表于 12-28 13:58 723次阅读