0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计中如何避免出现电磁问题

电子设计 来源:电子设计 作者:电子设计 2021-01-20 14:38 次阅读

PCB设计中,电磁兼容性(EMC)及关联的电磁干扰(EMI)历来是让工程师们头疼的两大问题,特别是在当今电路板设计和元器件封装不断缩小、OEM要求更高速系统的情况下。本文给大家分享如何在PCB设计中避免出现电磁问题。

01、串扰和走线是重点

走线对确保电流的正常流动特别重要。如果电流来自振荡器或其它类似设备,那么让电流与接地层分开,或者不让电流与另一条走线并行,尤其重要。两个并行的高速信号会产生EMC和EMI,特别是串扰。必须使电阻路径最短,返回电流路径也尽可能短。返回路径走线的长度应与发送走线的长度相同。

对于EMI,一条叫做“侵犯走线”,另一条则是“受害走线”。电感和电容耦合会因为电磁场的存在而影响“受害”走线,从而在“受害走线”上产生正向和反向电流。这样的话,在信号的发送长度和接收长度几乎相等的稳定环境中就会产生纹波。

在一个平衡良好、走线稳定的环境中,感应电流应相互抵消,从而消除串扰。但是,我们身处不完美的世界,这样的事不会发生。因此,我们的目标是必须将所有走线的串扰保持在最小水平。如果使并行走线之间的宽度为走线宽度的两倍,则串扰的影响可降至最低。例如,如果走线宽度为5密耳,则两条并行走线之间的最小距离应为10密耳或更大。

随着新材料和新的元器件不断出现,PCB设计人员还必须继续应对电磁兼容性和干扰问题。

02、去耦电容

去耦电容可减少串扰的不良影响,它们应位于设备的电源引脚和接地引脚之间,这样可以确保交流阻抗较低,减少噪声和串扰。为了在宽频率范围内实现低阻抗,应使用多个去耦电容。

放置去耦电容的一个重要原则是,电容值最小的电容器要尽可能靠近设备,以减少对走线产生电感影响。这一特定的电容器尽可能靠近设备的电源引脚或电源走线,并将电容器的焊盘直接连到过孔或接地层。如果走线较长,请使用多个过孔,使接地阻抗最小。

03、将PCB接地

降低EMI的一个重要途径是设计PCB接地层。第一步是使PCB电路板总面积内的接地面积尽可能大,这样可以减少发射、串扰和噪声。将每个元器件连接到接地点或接地层时必须特别小心,如果不这样做,就不能充分利用可靠的接地层的中和效果。

一个特别复杂的PCB设计有几个稳定的电压。理想情况下,每个参考电压都有自己对应的接地层。但是,如果接地层太多会增加PCB的制造成本,使价格过高。折衷的办法是在三到五个不同的位置分别使用接地层,每一个接地层可包含多个接地部分。这样不仅控制了电路板的制造成本,同时也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系统十分重要。在多层PCB中,最好有一个可靠的接地层,而不是一个铜平衡块(copper thieving)或散乱的接地层,因为它具有低阻抗,可提供电流通路,是最佳的反向信号源。

信号返回地面的时长也非常重要。信号往返于信号源的时间必须相当,否则会产生类似天线的现象,使辐射的能量成为EMI的一部分。同样,向/从信号源传输电流的走线应尽可能短,如果源路径和返回路径的长度不相等,则会产生接地反弹,这也会产生EMI。

04、避免90°角

为降低EMI,应避免走线、过孔及其它元器件形成90°角,因为直角会产生辐射。在该角处电容会增加,特性阻抗也会发生变化,导致反射,继而引起EMI。要避免90°角,走线应至少以两个45°角布线到拐角处。

05、使用过孔需谨慎

在几乎所有PCB布局中,都必须使用过孔在不同层之间提供导电连接。PCB布局工程师需特别小心,因为过孔会产生电感和电容。在某些情况下,它们还会产生反射,因为在走线中制作过孔时,特性阻抗会发生变化。

同样要记住的是,过孔会增加走线长度,需要进行匹配。如果是差分走线,应尽可能避免过孔。如果不能避免,则应在两条走线中都使用过孔,以补偿信号和返回路径中的延迟。

06、电缆和物理屏蔽

承载数字电路模拟电流的电缆会产生寄生电容和电感,引起很多EMC相关问题。如果使用双绞线电缆,则会保持较低的耦合水平,消除产生的磁场。对于高频信号,必须使用屏蔽电缆,其正面和背面均接地,消除EMI干扰。

物理屏蔽是用金属封装包住整个或部分系统,防止EMI进入PCB电路。这种屏蔽就像是封闭的接地导电容器,可减小天线环路尺寸并吸收EMI。

来源:网络转载,转载此文目的在于传递更多信息,版权归原作者所有。

审核编辑 黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电磁
    +关注

    关注

    15

    文章

    1073

    浏览量

    51653
  • PCB设计
    +关注

    关注

    394

    文章

    4664

    浏览量

    85058
收藏 人收藏

    评论

    相关推荐

    PCB设计怎么降低EMC

    过程中产生的电磁场对其他设备或系统造成的干扰,而EMS则是指设备或系统对外部电磁场的敏感程度。以下将从多个方面详细探讨在PCB设计如何有效降低EMC问题。
    的头像 发表于 10-09 11:47 240次阅读

    pcb设计如何设置坐标原点

    PCB设计,坐标原点是一个非常重要的概念,它决定了PCB布局的起始位置和方向。 一、坐标原点的定义 坐标原点的概念 在PCB设计,坐标
    的头像 发表于 09-02 14:45 1239次阅读

    PCB设计PCB制板的紧密关系

    一站式PCBA智造厂家今天为大家讲讲PCB设计PCB制板有什么关系?PCB设计PCB制板的关系。PCB设计和制板是
    的头像 发表于 08-12 10:04 397次阅读

    PCB线路板制造中常见的错误有哪些,如何避免?

    您在PCB设计过程避免常见错误: 避免常见PCB设计错误的方法 1. 简化设计:复杂的PCB设计
    的头像 发表于 06-07 09:15 385次阅读

    PCB设计的常见问题有哪些?

    一站式PCBA智造厂家今天为大家讲讲PCB设计的常见问题有哪些?PCB设计布局时容易出现的五大常见问题。在电子产品的开发过程
    的头像 发表于 05-23 09:13 684次阅读
    <b class='flag-5'>PCB设计</b><b class='flag-5'>中</b>的常见问题有哪些?

    这几招教你解决PCB设计电磁干扰(EMI)问题

    作为电子设计重要组成部分,在PCB设计出现电磁问题时如何解决呢?本文将从多方面细节探讨问题要点,可以采取以下解决办法来降低或消除电磁干扰
    发表于 05-08 14:39 2685次阅读

    多层pcb设计如何过孔的原理

    更好的阻抗控制和电磁兼容性。然而,对于多层PCB设计来说,过孔是一个不可忽视的关键步骤。过孔的质量和设计的合理性对于PCB的整体性能和可靠性至关重要。接下来深圳PCBA公司将为大家介绍多层PC
    的头像 发表于 04-15 11:14 810次阅读

    什么是PCB扇孔,PCB设计PCB扇孔有哪些要求

    一站式PCBA智造厂家今天为大家讲讲 PCB扇孔什么意思?PCB设计PCB扇孔的要求及注意事项。什么是PCB扇孔?
    的头像 发表于 04-08 09:19 960次阅读

    PCB设计,如何避免串扰?

    PCB设计,如何避免串扰? 在PCB设计避免串扰是至关重要的,因为串扰可能导致信号失真、
    的头像 发表于 02-02 15:40 1568次阅读

    pcb回流焊工作原理 如何避免PCB板由于回流焊而弯曲和翘曲呢?

    和热应力的影响,PCB板可能会出现弯曲和翘曲的问题。为了避免这些问题的发生,下面将详细介绍几种解决方法。 1. PCB设计 首先,合理的PCB设计
    的头像 发表于 12-21 13:59 1212次阅读

    EMC之PCB设计技巧

    和设计工程师头痛。 EMC与电磁能的产生、传播和接收密切相关,PCB设计不希望出现EMC。电磁能来自多个源头,它们混合在一起,因此必须特别
    发表于 12-19 09:53

    避免PCB设计出现EMC和EMI的9个技巧

    EMC是电磁兼容的简称。PCB 的 EMC 是电路板在其电磁环境工作而不会对周围的其他设备产生难以忍受的
    的头像 发表于 11-27 15:41 2165次阅读

    PCB设计需要注意哪些方面以抑止电磁辐射呢?

    阻抗。为了达到这个目标,应尽量采用大面积的地层,通过填充铜的方式增加地线的面积。同时,要将地线与其他信号线尽可能分开,避免交叉干扰。 2. 平面层布线 平面层是抑制电磁辐射的另一个重要手段。在PCB设计
    的头像 发表于 11-23 10:07 690次阅读

    PCB设计的叠层原则

    相邻地层的作用下可以有效的减小信号之间的串扰和电磁辐射,地层可用于提供电流回路和屏蔽信号层的电磁辐射,特别是在高频高速的PCB设计,在有相邻地层的情况下也能
    的头像 发表于 11-13 07:50 1591次阅读
    <b class='flag-5'>PCB设计</b><b class='flag-5'>中</b>的叠层原则

    高速信号pcb设计的布局

    对于高速信号,pcb的设计要求会更多,因为高速信号很容易收到其他外在因素的干扰,导致实际设计出来的东西和原本预期的效果相差很多。 所以在高速信号pcb设计,需要提前考虑好整体的布局布线,良好的布局
    的头像 发表于 11-06 10:04 741次阅读
    高速信号<b class='flag-5'>pcb设计</b><b class='flag-5'>中</b>的布局