0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高通或将在硬件设计中实施RISC-V设计

lhl545545 来源:半导体行业观察 作者:icbank 2021-01-28 09:34 次阅读

今天,5G蜂窝创业公司EdgeQ宣布在其顾问委员会中增加了两个新成员——前高通首席执行官Paul Jacobs和高通前首席技术官Matt Grob。他们的任务是通过利用和扩展开放式硬件RISC-V设计,将5G蜂窝基站的总体拥有成本(TCO)降低一半。

传统上,无线访问网络(RAN)设备倾向于封闭式设计并具有高度专有性,就像消费类Wi-Fi和网络硬件一样,它们依赖于具有供应商提供的驱动程序和固件的封闭式ASIC。这样的封闭式设计通常无法升级以适应新的协议和用例,例如,通常必须完全更换为4G网络设计的无线电单元或分布式单元,以便为5G设备提供服务。

相比之下,供应商可以实施自己的OpenRAN解决方案,该解决方案通常在硬件上实现较少的功能,而在Linux等传统操作系统上运行的软件则实现更多的功能。但是正确地实现这样的O-RAN需要非常深的协议专业知识才能正确使用,并且一旦完成,维护起来往往非常耗电并且昂贵。

EdgeQ的方法是有效地划分传统的封闭式芯片方法与昂贵的O-RAN之间的差异。EdgeQ获得了RISC-V CPU参考设计的许可,并增加了新的硬件指令,以加速处理4G和5G通信信号处理所需的计算量大的矢量数学运算。

EdgeQ首席执行官Vinay Ravuri表示,该公司的创新方法将功耗从100W(使用基于Xeon的解决方案)降低到10W,几乎所有工作都在EdgeQ SoC本身中完成。在蜂窝塔的DU中,这意味着可以将用于硬件学习加速,计时器同步,FEC加速,前端和中端传输以及L1处理的单独硬件压缩到单个EdgeQ SoC中,并且将其TCO降低50%。

由于5G信号处理和通信所需的向量数学指令与机器学习任务所需的向量数学指令基本相同,因此EdgeQ CPU中多余的处理能力可以分配给本地ML处理。根据Ravuri的说法,蜂窝通信是一个突发性的工作量,CPU大部分时间都在闲置。RISC-V CPU的内核可以直接分区,有些可以分配给4G / 5G,有些可以分配给ML,或者可以在服务质量(QoS)管理的基础上分配工作负载。

我们认为EdgeQ设计的最重要部分是灵活性。通过向客户提供对其RISC-V SoC的真正C / C ++访问,EdgeQ不仅实现了创新,而且还实现了未来的适应性。这样的系统可以就地更新,以适应将来的协议升级,而灵活性较差的系统则需要“forklift upgraded”,这意味着您可以将旧的系统抬起,滑入新的系统,然后将旧的系统运回回收站。

EdgeQ并不是这个通用领域中唯一的公司——硬盘供应商Western Digital和Seagate都已开始在即将到来的某些硬件设计中实施RISC-V设计,并且出于类似的原因也一直在这样做。我们希望看到RISC-V设计继续扩展到以前的封闭式芯片空间,尤其是在消费者Wi-Fi世界中,随着协议的改变,其更大的可编程性可能会缓解电子废物的增长。
责任编辑:pj

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 高通
    +关注

    关注

    76

    文章

    7483

    浏览量

    190783
  • 驱动程序
    +关注

    关注

    19

    文章

    838

    浏览量

    48091
  • 5G
    5G
    +关注

    关注

    1355

    文章

    48477

    浏览量

    564767
  • RISC-V
    +关注

    关注

    45

    文章

    2292

    浏览量

    46248
收藏 人收藏

    评论

    相关推荐

    关于RISC-V学习路线图推荐

    向量指令集、密码指令集等)进行硬件加速和优化。 嵌入式系统开发 : 掌握RISC-V在嵌入式系统的应用,如物联网设备、智能家居等。目前AI、大模型也是个热点,建议跟随主流。既可以学习,还可以挣钱哦。 六
    发表于 11-30 15:21

    RISC-V能否复制Linux 的成功?》

    Asanovic在CES 2021大会的小组讨论阐明了RISC-V在开源硬件领域的地位。A sanovic说:“RISC-V不是开源处理器,而是开发处理器的开放标准。”因此,这个规
    发表于 11-26 20:20

    直播预约 | RISC-V大使谈RISC-V硬件生态最新进展和未来趋势张国斌

    多个国家和地区已经投入到RISC-V领域,数千家公司已经投入到RISC-V硬件生态领域建设,RISC-V生态日趋成熟,而人工智能的走热也给RISC
    的头像 发表于 11-12 01:08 252次阅读
    直播预约 | <b class='flag-5'>RISC-V</b>大使谈<b class='flag-5'>RISC-V</b>软<b class='flag-5'>硬件</b>生态最新进展和未来趋势张国斌

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未来 !

    加入RISC-VAdvocate行列!我们正在寻找来自世界各地的RISC-V爱好者,通过全球推广和参与,成为支持RISC-V进步的关键参与者。作为一名RISC-VAdvocate,您将
    的头像 发表于 09-10 08:08 431次阅读
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未来 !

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,赋能RISC-V高效落地

    沁恒在历届峰会上分享RISC-V在MCU领域的创新成果,和大家共同见证了本土RISC-V产业的成长。早在第一届RISC-V中国峰会上,沁恒就公开了青稞RISC-V系列量产芯片的关键技术
    的头像 发表于 08-30 18:18 1551次阅读
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,赋能<b class='flag-5'>RISC-V</b>高效落地

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,赋能RISC-V高效落地

    方式,从同质化的市场环境脱颖而出,通过专业接口技术将RISC-V导入下游广阔的互联互通场景,为万物互联的世界赋能。 03 青稞内核+接口PHY,让RISC-V高效落地 现场,沁恒作了“青稞R
    发表于 08-30 17:37

    2024 RISC-V 中国峰会:华秋电子助力RISC-V生态!

    RISC-V开发者社区、构建RISC-V技术商业生态圈及RISC-V创新加速器,赋能RISC-V开发者及行业生态伙伴! (RISC-V
    发表于 08-26 16:46

    risc-v的发展历史

    RISC-V架构在学术圈和开源社区获得了更广泛的关注和应用。 四、广泛应用与生态系统建设 工业界应用:随着RISC-V架构的不断发展,越来越多的公司开始采用RISC-V架构。例如,
    发表于 07-29 17:20

    rIsc-v的缺的是什么?

    RISC-V设计简洁,但在某些应用场景下,其性能可能略低于专用指令集架构(如ARM),尤其是在没有内置浮点单元媒体处理单元等特定硬件加速单元的情况下。这是因为RISC-V默认只配备非
    发表于 07-29 17:18

    为什么要有RISC-V

    的,永远不会改变。这为编译器编写者,操作系统开发人员和汇 编语言程序员提供了稳定的目标。模块化来源于可选的标准扩展,根据应用程序的需要,硬件可以包含不包含这些扩展。这种模块化特性使得RISC-V具有了
    发表于 07-27 15:05

    浅析RISC-V领先ARM的优势

    、教育以及初创企业的使用。 定制化能力强: RISC-V采用了模块化设计的思路,不同的组件可以灵活进行裁剪与增加。这使得RISC-V架构可以根据具体的应用需求进行灵活定制,优化并满足不同的性能、功耗
    发表于 06-27 08:45

    risc-v的mcu对RTOS兼容性如何

    作为一个新兴的指令集架构,其软件生态和工具链仍在不断发展。虽然大多数现代RTOS都支持RISC-V,但一些较旧的特定的RTOS版本可能还不完全支持。 为了提高RISC-V MCU对
    发表于 05-27 16:26

    为何什么risc-v芯片比arm的效率

    免费使用和修改其指令集,这促进了RISC-V生态系统的快速发展。随着越来越多的公司和开发者参与到RISC-V的开发和优化来,RISC-V芯片的性能和效率得到了不断提升。 此外,
    发表于 04-28 09:38

    RISC-V 基础学习:RISC-V 基础介绍

    是什么? RISC-V 是一套开放许可证书、免费的、由基金维护的、一个整数运算指令集外加多个扩展指令集的CPU 结构规范(ISA)。 整数运算指令集 + 扩展指令集 任何硬件开发商或者组织都可以
    发表于 03-12 10:25

    什么是RISC-V

    siFive搞RISC-V 赛昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不问有什么用,RISC-V目前的能力来说,工
    发表于 02-02 10:41