应用场景:
支持全带宽PCIE4.0子卡测试(向下兼容)
主要特点
阻抗一致性优越,差分阻抗85Ω±5%。
极低的插入损耗。
各通道skew差异小于±2ps。
SI性能优化至16Gbps,符合PCIE4.0协议。
高性能SMP连接器,最大带宽支持到60Ghz。
自动码型切换,测试码型实时显示。
产品描述
迪赛康PCIE4.0 CBB(Compliance Base Board)测试夹具支持PCIE1.0~4.0数据测试,板载PCIE X16插槽,支持X1,X4,X8,X16的板卡测试。单板采用SMP高速连接器与仪器连接,并支持PCIE1.0~4.0的多种码型切换和码型显示,板卡机械尺寸为150*200mm。
2.产品设计
PCIE 4.0 CBB是测试基板,被测的插卡设备插入CBB上的对应槽位,SMP线缆从示波器接至CBB上的相应测试点。测试单板可以通过ATX连接器或者DC圆形连接器从外部供电。
CBB夹具测试单板全部走微带线,无打孔,阻抗设计控制在差分85欧姆,包含3db,6db和13db校准线。采用高速SMP接头与仪器连接(最大带宽支持60Ghz)
CBB单板可以在测试中通过按钮自动切换码型,支持从PCIE1.0到PCIE4.0的多种码型切换,还可以调整和随时复位码型,双方向对称显示。
3. 产品测试
测试仪器:KEYSIGHT 网络分析仪 E5071C(300khz—20Ghz)
通过同轴线缆和SMP转接线连接单板校准线,测试单板实际差分阻抗
经测试,CBB单板阻抗均在85Ω±5%范围内。
通过同轴线缆和SMP转接线连接单板校准线,测试单板插入损耗和回波损耗。
责任编辑:lq
-
连接器
+关注
关注
98文章
14246浏览量
136014 -
SMP
+关注
关注
0文章
71浏览量
19616 -
PCIe
+关注
关注
15文章
1213浏览量
82382
原文标题:SI-list【中国】PCIE4.0 CBB(Compliance Base Board) Test Fixture
文章出处:【微信号:si-list,微信公众号:高频高速研究中心】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
相关推荐
评论