0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

避免PCB中出现串扰的方法

GLeX_murata_eet 来源:村田中文技术社区 作者:村田中文技术社区 2021-03-11 14:22 次阅读

在高速PCB设计的学习过程中,串扰是一个需要大家掌握的重要概念。它是电磁干扰传播的主要途径,异步信号线,控制线,和IO口走线上,串扰会使电路或者元件出现功能不正常的现象。

串扰(crosstalk)

指当信号在传输线上传播时,因电磁耦合而对相邻的传输线产生的不期望的电压噪声干扰。这种干扰是由于传输线之间的互感和互容引起的。PCB板层的参数、信号线间距、驱动端和接收端的电气特性及线端接方式对串扰都有一定的影响。

克服串扰的主要措施是:

加大平行布线的间距,遵循3W规则;

在平行线间插入接地的隔离线;

减小布线层与地平面的距离。

3W规则

为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰,称为3W规则。如要达到98%的电场不互相干扰,可使用10W的间距。

注:在实际PCB设计中,3W规则并不能完全满足避免串扰的要求。

避免PCB中出现串扰的方法

为避免PCB中出现串扰,工程师可以从PCB设计和布局方面来考虑,如:

1. 根据功能分类逻辑器件系列,保持总线结构被严格控制。

2. 最小化元器件之间的物理距离。

3. 高速信号线及元器件(如晶振)要远离I/()互连接口及其他易受数据干扰及耦合影响的区域。

4. 对高速线提供正确的终端。

5. 避免长距离互相平行的走线布线,提供走线间足够的间隔以最小化电感耦合。

6. 相临层(微带或带状线)上的布线要互相垂直,以防止层间的电容耦合。

7. 降低信号到地平面的距离间隔。

8. 分割和隔离高噪声发射源(时钟、I/O、高速互连),不同的信号分布在不同的层中。

9. 尽可能地增大信号线间的距离,这可以有效地减少容性串扰。

10. 降低引线电感,避免电路使用具有非常高阻抗的负载和非常低阻抗的负载,尽量使模拟电路负载阻抗稳定在loQ~lokQ之间。因为高阻抗的负载将增加容性串扰,在使用非常高阻抗负载的时候,由于工作电压较高,导致容性串扰增大,而在使用非常低阻抗负载的时候,由于工作电流很大,感性串扰将增加。

11. 将高速周期信号布置在PCB酌内层。

12. 使用阻抗匹配技术,以保BT证信号完整性,防止过冲。

13. 注意对具有快速上升沿(tr≤3ns)的信号,进行包地等防串扰处理,将一些受EFTlB或ESD干扰且未经滤波处理的信号线布置在PCB的边缘。

14. 尽量采用地平面,使用地平面的信号线相对于不使用地平面的信号线来说将获得15~20dB的衰减。

15. 信号高频信号和敏感信号进行包地处理,双面板中使用包地技术将获得10~15dB的衰减。

16. 使用平衡线,屏蔽线或同轴线。

17. 对骚扰信号线和敏感线进行滤波处理。

18. 合理设置层和布线,合理设置布线层和布线间距,减小并行信号长度,缩短信号层与平面层的间距,增大信号线间距,减小并行信号线长度(在关键长度范围内),这些措施都可以有效减小串扰。

责任编辑:lq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23080

    浏览量

    397496
  • 串扰
    +关注

    关注

    4

    文章

    189

    浏览量

    26943
  • 电场
    +关注

    关注

    2

    文章

    171

    浏览量

    20422

原文标题:高速PCB设计的串扰知识你都掌握了吗?

文章出处:【微信号:murata-eetrend,微信公众号:murata-eetrend】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    使用TMUX1109做ADC差分同步采样,出现了很严重的怎么解决?

    各位工程师好!我在使用TMUX1109做ADC差分同步采样,现在出现了很严重的问题,我软件是在每次通道切换完成后100us才开始采样的,但是每个通道的波形始终有
    发表于 11-29 11:09

    ADS1263通道之间信号出现怎么解决?

    间隔为300us,经测试发现,每个通道之间的波形会出现相互,比如通道2,3为一组的差分信号,当幅度稍大时,通道4,5组成的差分输入中也存在通道2,3一样的波形,只是幅度比较小,麻烦各位帮我看下是哪里的问题。
    发表于 11-29 06:32

    DAC61416通道间出现的原因?怎么解决?

    在使用DAC61416输出方波电压时,先在Toggle引脚输入PWM信号,以便实现方波电压输出,但输出电压之前,每个通道先置零,且置零的时间不同,然后就出现通道间的;图中是相邻4通道波形,奇怪的是
    发表于 11-25 08:35

    博眼球还是真本事?参考平面不完整信号反而好

    的老演员1: 也可以从电磁场的角度来描述,继续请出我们的老演员2: 那怎么做好传输线之间PCB设计呢,尤其更加敏感的微带线。参
    发表于 11-11 17:27

    博眼球还是真本事?参考平面不完整信号反而好

    改善的设计方法据说有两种:很多人知道的方法:信号线之间通过“包地”改善……几乎只有高速先
    的头像 发表于 11-11 17:26 223次阅读
    博眼球还是真本事?参考平面不完整信号<b class='flag-5'>串</b><b class='flag-5'>扰</b>反而好

    高频电路设计中的问题

    在高频电路的精密布局中,信号线的近距离平行布线往往成为引发“”现象的潜在因素。,这一术语描述的是未直接相连的信号线间因电磁耦合而产生的不期望噪声信号,它如同电路中的隐形干扰源,
    的头像 发表于 09-25 16:04 250次阅读

    信号的介绍

    信号(Crosstalk)是指在信号传输过程中,一条信号线上的信号对相邻信号线产生的干扰,这种干扰是由于电磁场耦合或直接电容、电感耦合引起的。根据耦合类型和位置的不同,信号主要
    的头像 发表于 09-12 08:08 1198次阅读
    信号的<b class='flag-5'>串</b><b class='flag-5'>扰</b>介绍

    缓解ADC存储器方法

    电子发烧友网站提供《缓解ADC存储器方法.pdf》资料免费下载
    发表于 09-06 10:15 0次下载
    缓解ADC存储器<b class='flag-5'>串</b><b class='flag-5'>扰</b>的<b class='flag-5'>方法</b>

    嵌入式开发中引起的原因是什么?

    电路布线常会有的风险,最后简单说明几个减小串方法,常见增大走线间距、使两导体的有风险
    发表于 03-07 09:30 1836次阅读
    嵌入式开发中引起<b class='flag-5'>串</b><b class='flag-5'>扰</b>的原因是什么?

    PCB设计中,如何避免

    PCB设计中,如何避免? 在PCB设计中,避免
    的头像 发表于 02-02 15:40 1777次阅读

    PCB产生的原因及解决方法

    PCB产生的原因及解决方法  PCB(印刷电路板)是电子产品中非常重要的组成部分,它连接着各种电子元件,并提供电气连接和机械支撑。在
    的头像 发表于 01-18 11:21 2025次阅读

    减少方法有哪些

    一些方法尽量降低的影响。那么减少方法有哪些呢? 检查靠近 I/O 网络的关键网络 检查
    的头像 发表于 01-17 15:02 1830次阅读
    减少<b class='flag-5'>串</b><b class='flag-5'>扰</b>的<b class='flag-5'>方法</b>有哪些

    pcb中的机制是什么

    PCB设计过程中,(Crosstalk)是一个需要重点关注的问题,因为它会导致信号质量下降,甚至可能导致数据丢失。本文将详细介绍PCB中的
    的头像 发表于 01-17 14:33 462次阅读
    <b class='flag-5'>pcb</b>中的<b class='flag-5'>串</b><b class='flag-5'>扰</b>机制是什么

    如何使用SigXplorer进行的仿真

    (Crosstalk)是信号完整性(SignalIntegrity)中的核心问题之一,尤其在当今的高密度电路板设计中,其影响愈发显著。当电路板上的走线密度增大时,各线路间的电磁耦合增强,
    的头像 发表于 01-06 08:12 2404次阅读
    如何使用SigXplorer进行<b class='flag-5'>串</b><b class='flag-5'>扰</b>的仿真

    怎么样抑制PCB设计中的

    空间中耦合的电磁场可以提取为无数耦合电容和耦合电感的集合,其中由耦合电容产生的信号在受害网络上可以分成前向串扰和反向Sc,这个两个信号极性相同;由耦合电感产生的
    发表于 12-28 16:14 331次阅读
    怎么样抑制<b class='flag-5'>PCB</b>设计中的<b class='flag-5'>串</b><b class='flag-5'>扰</b>