0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅谈Chiplet带来了哪些新的变化

旺材芯片 来源:SiP与先进封装技术 作者:Suny LI 2021-05-07 13:53 次阅读

引 子

1958年9月12日,温和的巨人杰克•基尔比(Jack Kilby)发明了集成电路,当时没有人知道,这项发明会给人类世界带来如此大的改变。

42年后,基尔比因为发明集成电路获得了2000年诺贝尔物理学奖,“为现代信息技术奠定了基础”是诺奖给予基尔比的中肯评价。

科学技术的进步往往是由一连串梦想而推动的,集成电路自然也不例外。

基尔比这位身高两米,性格温和稳重的TI工程师的梦想就是:“用硅一种材料来制作电路所需的所有器件”。

集成电路发明7年后,Intel创始人戈登•摩尔提出了他的预言式梦想:“集成电路上的器件数量每隔十八个月将翻一番”,这就是我们今天所熟知的摩尔定律。

最终,他们都实现了自己的梦想,推动了科技的巨大进步。两个伟大的梦想叠加在一起,也造就了今天的半导体产业。

“所有的器件都可以在一个硅片上集成,器件数量将以指数方式增长”,这就是我们对两个伟大的梦想的总结。六十多年后的今天,整个集成电路产业的发展依然以它们为基石!

c71c734e-ae96-11eb-bf61-12bb97331649.jpg

从同构到异构

事物的发展有其出现、发展、成熟、终结的过程,技术的发展也是如此。

基尔比曾经认为,在一种材料上做出所有电路需要的器件才是电路微型化的出路,只需要一种半导体材料就能将所有电子器件集成起来,今天,我们称之为同构集成 Homogeneous integration。在这篇文章里,我们重点讨论的则是另一个技术:异构集成 Heterogeneous integration。

首先,我们了解一下从同构到异构的发展过程。

从基尔比开始,人类就致力于在硅片上制作出电路所需要的所有器件,在摩尔定律的推动下,硅片上的器件数量以指数方式增长。今天,在一平方毫米的硅片上可集成的器件数量轻松超过一亿只,主流芯片都集成了百亿量级的晶体管

同构集成技术的发展已经如此成熟,同样不可避免地会经历走向终结的过程,在同构集成逐渐成熟并难以再持续发展的过程中,人类必须寻找一种新的集成方式来延续,这就是异构集成。

异构集成中有一个重点概念我们需要理解,这就是Chiplet,Chiplet意为小芯片,就是将现有的大芯片切割成小芯片,然后再进行集成。为什么要将大芯片切割成Chiplet,这就是我们下面要讲述的Chiplet技术带来的新“四化”。

除了大芯片切割为Chiplet,芯片上的器件数量也不再以指数方式增长,也就是摩尔定律终将走向终结。笔者认为:“器件将以多种方式集成,系统空间内的功能密度将持续增长”。关于摩尔定律的终结、系统空间、功能密度等详细内容请参看即将出版的新书《基于SiP技术的微系统》。

c739e564-ae96-11eb-bf61-12bb97331649.jpg

Chiplet技术的出现带来了芯片设计的新变化,我们简单描述为:IP芯片化、集成异构化、集成异质化、IO增量化,简称为新“四化”。

Chiplet技术

Chiplet顾名思义就是小芯片,我们可以把它想象成乐高积木的高科技版本。首先将复杂功能进行分解,然后开发出多种具有单一特定功能,可进行模块化组装的“小芯片”(Chiplet),如实现数据存储、计算、信号处理、数据流管理等功能,并以此为基础,建立一个“小芯片”的集成系统。

简单来说,Chiplet技术就是像搭积木一样,把一些预先生产好的实现特定功能的芯片裸片(die)通过先进的集成技术封装在一起形成一个系统级芯片,而这些基本的裸片就是Chiplet。

Chiplet芯片可以使用更可靠和更便宜的技术制造。较小的硅片本身也不太容易产生制造缺陷。此外,Chiplet芯片也不需要采用同样的工艺,不同工艺生产制造的Chiplet可以通过SiP技术有机地结合在一起。

1. IP芯片化

IP(Intelligent Property)是具有知识产权核的集成电路的总称,是经过反复验证过的、具有特定功能的宏模块,可以移植到不同的半导体工艺中。到了SoC阶段,IP核设计已成为ASIC电路设计公司FPGA提供商的重要任务,也是其实力的体现。对于芯片开发软件,其提供的IP核越丰富,用户的设计就越方便,其市场占用率就越高。目前,IP核已经变成SoC系统设计的基本单元,并作为独立设计成果被交换、转让和销售。

IP核对应描述功能行为的不同分为三类,即软核(Soft IP Core)、固核(Firm IP Core)和硬核(Hard IP Core)。

当IP硬核是以硅片的形式提供时,就变成了Chiplet。

c770b346-ae96-11eb-bf61-12bb97331649.png

我们可以这么理解:SiP中的Chiplet就对应于SoC中的IP硬核。Chiplet 就是一个新的 IP 重用模式,就是硅片级别的IP重用。

设计一个SoC系统级芯片,以前的方法是从不同的 IP 供应商购买一些 IP,软核、固核或硬核,结合自研的模块,集成为一个 SoC,然后在某个芯片工艺节点上完成芯片设计和生产的完整流程。

有了Chiplet以后,对于某些 IP,就不需要自己做设计和生产了,而只需要买别人实现好的硅片,然后在一个封装里集成起来,形成一个 SiP。所以 Chiplet 可以看成是一种硬核形式的 IP,但它是以芯片的形式提供的。因此,我们称之为IP芯片化。

2. 集成异构化

HeteroStructure Integration

在半导体集成中,Heterogeneous 是异构异质的含义,在这里我们将其分为异构HeteroStructure和异质HeteroMaterial两个层次的含义。

在这篇文章中,异构集成HeteroStructure Integration主要指将多个不同工艺单独制造的芯片封装到一个封装内部,以增强功能性和提高工作性能,可以对采用不同工艺、不同功能、不同制造商制造的组件进行封装。

c77d5dee-ae96-11eb-bf61-12bb97331649.png

例如上图所示:将7nm、10nm、28nm、45nm的Chiplet通过异构集成技术封装在一起。

通过异构集成技术,工程师可以像搭积木一样,在芯片库里将不同工艺的Chiplet小芯片组装在一起。

3. 集成异质化

HeteroMaterial Integration

近年来集成硅(CMOS和BiCMOS)射频技术已经在功率上取得巨大的进步,同时也将频率扩展到了100GHz左右。然而还有众多应用只能使用像磷化铟(InP)和氮化镓(GaN)这样的化合物半导体技术才能实现。磷化铟能提供最大频率为1太赫兹的晶体管,具备高增益和高功率,以及超高速混合信号电路。而氮化镓能使器件具备大带宽、高击穿电压、以及高达100GHZ的输出功率。

因此将不同材料的半导体集成为一体——即异质集成HeteroMaterial Integration,可产生尺寸小、经济性好、设计灵活性高、系统性能更佳的产品

如下图所示,将Si、GaN、SiC、InP生产加工的Chiplet通过异质集成技术封装到一起,形成不同材料的半导体在同一款封装内协同工作的场景。

c7aaab64-ae96-11eb-bf61-12bb97331649.png

在单个衬底上横向集成不同材料的半导体器件(硅和化合物半导体)以及无源元件(包括滤波器天线)等是Chiplet应用中比较常见的集成方式。

需要读者注意的是,目前不同材料的多芯片集成主要采用横向平铺的方式在基板上集成,对于纵向堆叠集成,则倾向于堆叠中的芯片采用同种材质,从而避免了由于热膨胀系统等参数的不一致而导致的产品可靠性降低,如下图所示。

c7bd90ee-ae96-11eb-bf61-12bb97331649.png

4. IO增量化

如果说前面的“三化”是Chiplet技术的优势,那么,IO增量化则给Chiplet带来了挑战。IO增量化体现在水平互联(RDL)的的增量化,同时也体现在垂直互联(TSV)的增量化。

在传统的封装设计中,IO数量一般控制在几百或者数千个,Bondwire工艺一般支持的IO数量最多数百个,当IO数量超过一千个时,多采用FlipChip工艺。在Chiplet设计中,IO数量有可能多达几十万个,为什么会有这么大的IO增量呢?

我们知道,一块PCB的对外接口通常不超过几十个,一款封装对外的接口为几百个到数千个,而在芯片内部,晶体管之间的互联数量则可能多达数十亿到数百亿个。越往芯片内层深入,其互联的数量会急剧增大。Chiplet是大芯片被切割成的小芯片,其间的互联自然不会少,经常一款Chiplet封装的硅转接板超过100K+的TSV,250K+的互联,这在传统封装设计中是难以想象的。

由于IO的增量化,Chiplet的设计也对EDA软件提出了新的挑战,Chiplet技术需要EDA工具从架构探索、芯片设计、物理及封装实现等提供全面支持,以在各个流程提供智能、优化的辅助,避免人为引入问题和错误。

Cadence、Synopsys、Siemens EDA(Mentor)等传统的集成电路EDA公司都相继推出支撑Chiplet集成的设计仿真验证工具。

总 结

从基尔比开始,同构集成技术经过六十多年的发展,已经相当成熟,并逐渐走向极致,同时,摩尔定律以指数增长的趋势也难以为继,人类必须寻找一种新的集成方式来进行延续,这就是异构集成。

异构集成以更灵活的方式让功能单位在系统空间进行集成,并让系统空间的功能密度持续增长,只是这种增长不再以指数方式增长。

异构集成的单元可称之为Chiplet,Chiplet技术给集成电路产业带来了新的变化,该技术既有新的优势也带来了新的挑战。

总结一下,Chiplet带给集成技术的新变化就是:IP芯片化、集成异构化、集成异质化、IO增量化,我们称之为Chiplet技术带来的新“四化”。

编辑:jq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    455

    文章

    50817

    浏览量

    423683
  • 集成电路
    +关注

    关注

    5388

    文章

    11547

    浏览量

    361840
  • 芯片设计
    +关注

    关注

    15

    文章

    1019

    浏览量

    54897
  • IP
    IP
    +关注

    关注

    5

    文章

    1708

    浏览量

    149556
  • EDA技术
    +关注

    关注

    12

    文章

    173

    浏览量

    36912

原文标题:干货 | Chiplet带来的新变化

文章出处:【微信号:wc_ysj,微信公众号:旺材芯片】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Cadence推出基于Arm的系统Chiplet

    近日,Cadence宣布其首款基于 Arm 的系统级小芯片(Chiplet)开发成功并流片,这是一项突破性成就。这项创新标志着芯片技术的关键进步,展现了 Cadence 致力于通过其芯片架构和框架推动行业领先解决方案的承诺。
    的头像 发表于 11-28 15:35 249次阅读
    Cadence推出基于Arm的系统<b class='flag-5'>Chiplet</b>

    GPT诞生两周年,AIPC为连接器带来什么新变化

    GPT即将迎来诞生2周年,AIPC带动PC市场逐步回暖,为连接器行业带来了什么样的新变化
    的头像 发表于 11-28 10:39 180次阅读

    Chiplet技术有哪些优势

    Chiplet技术,就像用乐高积木拼搭玩具一样,将芯片的不同功能模块,例如CPU、GPU、内存等,分别制造成独立的小芯片。
    的头像 发表于 11-27 15:53 337次阅读

    IMEC组建汽车Chiplet联盟

    来源:芝能智芯 微电子研究中心imec宣布了一项旨在推动汽车领域Chiplet技术发展的新计划。 这项名为汽车Chiplet计划(ACP)的倡议,吸引了包括Arm、ASE、宝马、博世、Cadence
    的头像 发表于 10-15 13:36 277次阅读
    IMEC组建汽车<b class='flag-5'>Chiplet</b>联盟

    Primemas选择Achronix eFPGA技术用于Chiplet平台

    高性能 FPGA 和嵌入式FPGA (eFPGA) IP 的领导者 Achronix Semiconductor Corporation 和使用Chiplet 技术开发创新 SoC Hub
    的头像 发表于 09-18 16:16 529次阅读

    在CLA中调试,看变量的变化,基本上在C语言调试界面下,变量数据的更新要晚3步左右?

    在CLA中调试,看变量的变化,基本上在C语言调试界面下,变量数据的更新要晚3步左右?为调试带来了不便 有没有什么设置的能解决这个问题?
    发表于 08-19 07:06

    西门子EDA创新解决方案确保Chiplet设计的成功应用

    这些要求,因此,多芯片集成(如Chiplet设计)成为了一种新的趋势。   Chiplet设计 带来的挑战及行业解决方案 Chiplet设计带来了
    的头像 发表于 07-24 17:13 596次阅读

    Chiplet技术的出现带来了芯片设计的三大新趋势

    1958年9月12日,温和的巨人杰克•基尔比(Jack Kilby)发明了集成电路,当时没有人知道,这项发明会给人类世界带来如此大的改变。
    的头像 发表于 03-18 13:41 660次阅读
    <b class='flag-5'>Chiplet</b>技术的出现<b class='flag-5'>带来了</b>芯片设计的三大新趋势

    Chiplet是否也走上了集成竞赛的道路?

    Chiplet会将SoC分解成微小的芯片,各公司已开始产生新的想法、工具和“Chiplet平台”,旨在将这些Chiplet横向或纵向组装成先进的SiP(system-in- package)形式。
    的头像 发表于 02-23 10:35 928次阅读
    <b class='flag-5'>Chiplet</b>是否也走上了集成竞赛的道路?

    什么是Chiplet技术?

    什么是Chiplet技术?Chiplet技术是一种在半导体设计和制造中将大型芯片的不同功能分解并分散实现在多个较小和专用的芯片(Chiplets)上的方法。这些较小的芯片随后通过高速互连方式集成到一个封装中,共同实现全功能的芯片系统。
    的头像 发表于 01-25 10:43 2196次阅读
    什么是<b class='flag-5'>Chiplet</b>技术?

    Chiplet技术对英特尔和台积电有哪些影响呢?

    Chiplet,又称芯片堆叠,是一种模块化的半导体设计和制造方法。由于集成电路(IC)设计的复杂性不断增加、摩尔定律的挑战以及多样化的应用需求,Chiplet技术应运而生。
    的头像 发表于 01-23 10:49 921次阅读
    <b class='flag-5'>Chiplet</b>技术对英特尔和台积电有哪些影响呢?

    Chiplet对英特尔和台积电有何颠覆性

    Chiplets(芯片堆叠)并不新鲜。其起源深深植根于半导体行业,代表了设计和制造集成电路的模块化方法。为了应对最近半导体设计复杂性日益增加带来的挑战,chiplet的概念得到了激发。以下是有关chiplet需求的一些有据可查的
    的头像 发表于 01-19 09:45 643次阅读

    2023年Chiplet发展进入新阶段,半导体封测、IP企业多次融资

    电子发烧友网报道(文/刘静)半导体行业进入“后摩尔时代”,Chiplet新技术成为突破芯片算力和集成度瓶颈的关键。随着技术的不断进步,先进封装、IC载板、半导体IP等环节厂商有望不断获益
    的头像 发表于 01-17 01:18 2184次阅读
    2023年<b class='flag-5'>Chiplet</b>发展进入新阶段,半导体封测、IP企业多次融资

    Chiplet成大芯片设计主流方式,开启IP复用新模式

    电子发烧友网报道(文/吴子鹏)Chiplet又称“小芯片”或“芯粒”,它是将一个功能丰富且面积较大的芯片裸片(die)拆分成多个芯粒(chiplet)。Chiplet技术让芯片从设计之初就按
    的头像 发表于 01-12 00:55 2121次阅读

    什么是Chiplet技术?Chiplet技术有哪些优缺点?

    Chiplet技术是一种将集成电路设计和制造的方法,其中一个芯片被分割成多个较小的独立单元,这些单元通常被称为“chiplets”。每个chiplet可以包含特定的功能块、处理器核心、内存单元或其他
    的头像 发表于 01-08 09:22 5211次阅读