0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

静电是如何击穿MOS管的

h1654155149.6853 来源:电子产品世界 作者:电子产品世界 2021-07-21 09:14 次阅读

其实MOS管一个ESD敏感器件,它本身的输入电阻很高,而栅-源极间电容又非常小,所以极易受外界电磁场或静电的感应而带电,又因在静电较强的场合难于泄放电荷,容易引起静电击穿。

静电击穿有两种方式:

一是电压型,即栅极的薄氧化层发生击穿,形成针孔,使栅极和源极间短路,或者使栅极和漏极间短路;

二是功率型,即金属化薄膜铝条被熔断,造成栅极开路或者是源极开路。

静电的基本物理特征为:

1)有吸引或排斥的力量;

2)有电场存在,与大地有电位差;

3)会产生放电电流。

这三种情形即ESD一般会对电子元件造成以下三种情形的影响:

1)元件吸附灰尘,改变线路间的阻抗,影响元件的功能和寿命;

2)因电场或电流破坏元件绝缘层和导体,使元件不能工作(完全破坏);

3)因瞬间的电场软击穿或电流产生过热,使元件受伤,虽然仍能工作,但是寿命受损。

所以ESD对MOS管的损坏可能是一,三两种情况,并不一定每次都是第二种情况。

上述这三种情况中,如果元件完全破坏,必能在生产及品质测试中被察觉而排除,影响较少。

如果元件轻微受损,在正常测试中不易被发现,在这种情形下,常会因经过多次加工,甚至已在使用时,才被发现破坏,不但检查不易,而且损失亦难以预测。静电对电子元件产生的危害不亚于严重火灾和爆炸事故的损失。

电子元件及产品在什么情况下会遭受静电破坏?

可以这么说:电子产品从生产到使用的全过程都遭受静电破坏的威胁。从器件制造到插件装焊、整机装联、包装运输直至产品应用,都在静电的威胁之下。

在整个电子产品生产过程中,每一个阶段中的每一个小步骤,静电敏感元件都可能遭受静电的影响或受到破坏,而实际上最主要而又容易疏忽的一点却是在元件的传送与运输的过程。

在这个过程中,运输因移动容易暴露在外界电场(如经过高压设备附近、工人移动频繁、车辆迅速移动等)产生静电而受到破坏,所以传送与运输过程需要特别注意,以减少损失,避免无所谓的纠纷。防护的话加齐纳稳压管保护。

现在的mos管没有那么容易被击穿,尤其是是大功率的vmos,主要是不少都有二极管保护。

vmos栅极电容大,感应不出高压。与干燥的北方不同,南方潮湿不易产生静电。还有就是现在大多数CMOS器件内部已经增加了IO口保护。但用手直接接触CMOS器件管脚不是好习惯。至少使管脚可焊性变差。

MOS管被击穿的原因及解决方案

第一、MOS管本身的输入电阻很高,而栅源极间电容又非常小,所以极易受外界电磁场或静电的感应而带电,而少量电荷就可在极间电容上形成相当高的电压 (U=Q/C),将管子损坏。

虽然MOS输入端有抗静电的保护措施,但仍需小心对待,在存储和运输中最好用金属容器或者导电材料包装,不要放在易产生静电高压的化工材料或化纤织物中。

组装、调试时,工具、仪表、工作台等均应良好接地。要防止操作人员的静电干扰造成的损坏,如不宜穿尼龙、化纤衣服,手或工具在接触集成块前最好先接一下地。对器件引线矫直弯曲或人工焊接时,使用的设备必须良好接地。

第二、MOS电路输入端的保护二极管,其通时电流容限一般为1mA,在可能出现过大瞬态输入电流(超过10mA)时,应串接输入保护电阻。因此应用时可选择一个内部有保护电阻的MOS管应。

还有由于保护电路吸收的瞬间能量有限,太大的瞬间信号和过高的静电电压将使保护电路失去作用。

所以焊接时电烙铁必须可靠接地,以防漏电击穿器件输入端,一般使用时,可断电后利用电烙铁的余热进行焊接,并先焊其接地管脚。

MOS是电压驱动元件,对电压很敏感,悬空的G很容易接受外部干扰使MOS导通,外部干扰信号对G-S结电容充电,这个微小的电荷可以储存很长时间。

在试验中G悬空很危险,很多就因为这样爆管,G接个下拉电阻对地,旁路干扰信号就不会直通了,一般可以10~20K。

这个电阻称为栅极电阻,作用1:为场效应管提供偏置电压;作用2:起到泻放电阻的作用(保护栅极G~源极S)。

第一个作用好理解。这里解释一下第二个作用的原理:保护栅极G~源极S:场效应管的G-S极间的电阻值是很大的,这样只要有少量的静电就能使他的G-S极间的等效电容两端产生很高的电压。

如果不及时把这些少量的静电泻放掉,他两端的高压就有可能使场效应管产生误动作,甚至有可能击穿其G-S极;这时栅极与源极之间加的电阻就能把上述的静电泻放掉,从而起到了保护场效应管的作用。

编辑:jq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 静电
    +关注

    关注

    1

    文章

    502

    浏览量

    36307

原文标题:干货 | 静电为什么能击穿MOS管?

文章出处:【微信号:电子工程世界,微信公众号:电子工程世界】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    MOS击穿原理分析、原因及解决方法

    MOS(金属-氧化物-半导体场效应)是一种常用的电子元件,在电路中起着开关、放大等重要作用。然而,在某些情况下,MOS可能会发生
    的头像 发表于 10-09 11:54 2768次阅读

    MOS击穿的原因

    MOS的敏感性使其容易受到静电放电(ESD)的损害,这可能导致器件性能下降甚至完全失效。本文将深入探讨MOS
    的头像 发表于 10-04 16:44 781次阅读

    MOS静电击穿的类型

    MOS的一个显著特点是其高输入电阻和小的栅-源极间电容。这种结构使得MOS极易受到外部电磁场或静电的影响,从而带电。在
    的头像 发表于 10-04 16:35 285次阅读

    mosgs之间电阻阻值怎么选

    因素的过程。以下是一些主要的考虑因素和选择方法: 一、主要作用 GS之间电阻的主要作用是防止静电MOS造成损害,并有助于控制开关速度、抑制振荡等。静电放电时,GS之间的电阻可以提供
    的头像 发表于 09-18 10:04 1265次阅读

    二极静电击穿有什么症状?

    二极静电击穿是一种常见的电子元件损坏现象,通常发生在电子设备的生产、测试、维修或使用过程中。静电击穿是由于静电放电(ESD)引起的,当人体或物体上的
    的头像 发表于 09-14 18:14 1279次阅读

    静电二极选型需要考虑的参数有哪些?

    最佳保护和性能。1.击穿电压(BreakdownVoltage)击穿电压是指静电二极开始导通并泄放静电电荷的电压值。选择合适的
    的头像 发表于 07-19 15:32 472次阅读
    <b class='flag-5'>静电</b>二极<b class='flag-5'>管</b>选型需要考虑的参数有哪些?

    MOS输入电阻很高,为什么一遇到静电就不行了?

    或者是源极开路。 二、MOS击穿的原因及解决方案? 第一、MOS本身的输入电阻很高,而栅源极间电容又非常小,所以极易受外界电磁场或
    发表于 06-21 13:40

    LT8390升压侧低边MOS击穿,有什么原因会导致这个现象?

    LT8390升压侧低边MOS击穿,量M3的VDS、VGS稳定无过冲,还有什么原因会导致这个现象?
    发表于 05-29 07:26

    静电二极如何识别判断?

    在规定测试电流下的最大电压限制,它是衡量保护能力的重要指标。 3.使用万用表检测 测试静电二极的反向击穿电压: 万用表设置:将万用表设置在二极测试模式,对于某些高压TVS二极
    发表于 05-08 15:04

    led静电击穿怎么判定

    LED的反向漏电流(Ir)偏移量超过ESD测试前测量值的10倍。这也是判断LED是否受到静电击穿的一个指标。
    发表于 02-18 12:28 1768次阅读

    氮化镓mos型号有哪些

    氮化镓(GaN)MOS,是一种基于氮化镓材料制造的金属氧化物半导体场效应晶体(MOSFET)。由于氮化镓具有优异的电子迁移率、高电子饱和速度和较高的击穿电压能力,使得氮化镓
    的头像 发表于 01-10 09:32 2089次阅读

    mos损坏的原因分析

    压和过流:MOS的额定电压和额定电流是有限的。当电路中的电压或电流超过MOS的额定值时,可能会导致MOS
    的头像 发表于 12-28 16:09 2766次阅读
    <b class='flag-5'>mos</b><b class='flag-5'>管</b>损坏的原因分析

    氮化镓mos驱动芯片有哪些

    、射频和光电子等领域,能够提供高效、高性能的功率转换和信号放大功能。 GaN MOS驱动芯片具有以下特点: 高功率密度:与传统硅基材料相比,氮化镓材料具有更高的击穿电场强度和电导率。这使得GaN
    的头像 发表于 12-27 14:43 1876次阅读

    igbt与mos的区别

    igbt与mos的区别  IGBT(Insulated Gate Bipolar Transistor)和MOS(Metal-Oxide-Semiconductor Field-E
    的头像 发表于 12-07 17:19 1831次阅读

    减少静电产生和降低击穿风险的方法和材料

    减少静电产生和降低击穿风险的方法和材料 静电是一种普遍存在的现象,对人类和设备都可能产生一定程度的威胁。为了减少静电的产生,并降低由于静电
    的头像 发表于 11-29 16:30 1292次阅读