0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

利用Hi-Z缓冲器缓冲简化高性能模拟前端信号链设计

Xmsn_德州仪 来源:德州仪器 作者:德州仪器 2022-01-25 16:15 次阅读

为了可靠地捕获高频信号和快速瞬态脉冲,示波器和有源探头等宽带宽数据采集系统需要满足以下要求的高性能模拟前端 (AFE) 信号链:

(至少)支持 1 VPP 信号,以确保高信噪比。

支持直流到 500MHz 的高输入阻抗(高阻态),以防止加载待测器件。

提供低噪声和低失真,以保持高信号保真度。

提供高直流精度。

克服这些设计难题的一种方法是建立基于复合环路的方案,使低频和高频信号链交错,以获得直流精度和较宽的大信号带宽。

由于部署满足系统要求的基于复合环路的电路非常复杂,工程师通常需要设计定制的应用特定集成电路 (ASIC) 或使用多个分立式元件,如图 1 所示。这两种方案都存在弊端,包括需要专门的 ASIC 专业知识,同时还会增加设计复杂性。这两种方案还需要在性能和成本方面进行权衡:分立式实施比 ASIC 成本低,但不符合性能等级的要求。

f7cf0520-7da2-11ec-952b-dac502259ad0.png

图 1:具有精密放大器模拟前端的分立式缓冲器复合环路

本文将探讨与全新 BUF802 Hi-Z 缓冲器单芯片实施相比,分立式缓冲器复合环路实施存在的设计难题。

分立式缓冲器复合环路架构

图 1 中 Hi-Z AFE 的分立式实施使用在复合环路中配置的精密放大器和基于分立式结型场效应晶体管 (JFET) 的源极跟随器电路。环路将输入信号分离为低频和高频分量,通过两个不同的电路将两个分量传递到输出(传输功能),并将它们重新组合,呈现为净输出信号,如图 2 所示。

利用Hi-Z缓冲器缓冲简化高性能模拟前端信号链设计

图 2:分立式复合环路低频和高频路径

低频路径提供了网络转输功能良好的直流精度,而基于 JFET 源极跟随器的高频路径为网络传输功能提供了较宽的大信号带宽以及低噪声和低失真。图 2 所示电路的一个主要难题是实现两条路径的顺利交错,以确保平坦的频率响应。两条路径的传输功能中的任何不匹配都将导致网络传输功能频率响应中断,从而丧失信号保真度。

复合环路架构的目标

在直流或低频下,CHF(高频电容器)处于开路状态,电压输出 (VOUT) 由低频路径中的精密放大器控制。α 和 β 电阻网络之比可控制直流或低频增益。

在高频下,由于增益带宽产品的限制,CHF 短路和精密放大器会用尽带宽。分立式缓冲器充当 JFET 源,负-正-负发射极跟随器确定 VOUT。在图 3 中,分立式缓冲器级称为增益 (G),用于确定高频路径增益。

利用Hi-Z缓冲器缓冲简化高性能模拟前端信号链设计

图 3:分立式缓冲器复合环路架构

在中频下,由于低频和高频路径可确定输出,因此为了确保平坦的频率响应,请务必对极点和零点的单独增益和交互进行调优。由于具有相同的分量,中频下的增益均衡难以实现,CHF 和 RHF(高频电阻)将确定低频和高频路径的极点,如图 4 所示。

利用Hi-Z缓冲器缓冲简化高性能模拟前端信号链设计

图 4:分立式缓冲器频率响应

复合环路应具有平坦的频率响应和较高的交叉频率区域,以便降低 1/f 噪声并实现快速过驱恢复。

分立式实施的复杂性

由于低频路径和高频路径相互依赖(如图 5 所示),为实现平坦的频率响应,CHF 和 CF(补偿电容器)的值达到了数十纳法。但这些值致使交叉频率范围从几十赫兹达到几百赫兹,因而限制了信号链的直流噪声性能。

利用Hi-Z缓冲器缓冲简化高性能模拟前端信号链设计

图 5:低频和高频路径的相互依赖

以分立方式实施复合环路的另一难题是精密放大器开环增益的极点以及由 RHF 和 CHF 组成的电阻器-电容器网络的极点会导致低频路径中形成双极点网络,从而导致不稳定。在精密放大器(图 3 中名为“γ 网络”)上实施附加网络可以针对这种不稳定现象提供补偿,但为了实现更平坦的频率响应,还需要进行调优,这就导致在工作范围内建立平坦的频率响应时的复杂性进一步增加。

使用 BUF802 实施复合环路

实施分立式复合环路的主要限制之一是低频和高频路径之间相互依赖,并需要增加 γ 网络进行补偿,而 TI 的全新 BUF802 高阻态缓冲器在器件中内置了辅助路径。将精密放大器的输出连接到辅助路径会形成复合环路,同时可确保低频和高频路径之间相互隔离。隔离不同频率的路径可建立更高交叉频率的区域,并且无需 γ 网络和补偿电路。低频和高频信号分量在 BUF802 内部重新组合,在 OUT 引脚上重新呈现,如图 6 所示。

利用Hi-Z缓冲器缓冲简化高性能模拟前端信号链设计

图 6:具有内部 BUF802 的复合环路精密放大器

结语

BUF802 等集成式 Hi-Z 缓冲器有助于解决基于复合环路实施的复杂难题。BUF802 的集成保护功能(如输入/输出钳位)有助于保护信号链中的后续级,减少过驱恢复时间和输入电容,并提高系统可靠性。

考虑在当下应用场景中使用 AFE 时,您还必须考虑未来的测量需求,未来通常需要更高的带宽。BUF802 具备的功能和优势可显著提高测量精度,确保系统设计投资可满足未来测试要求。

如需获取更多在线技术支持,请访问 TI E2E 中文支持论坛 (e2echina.ti.com)。

原文标题:技术干货|如何使用 Hi-Z 缓冲器简化 AFE 设计

文章出处:【微信公众号:德州仪器】欢迎添加关注!文章转载请注明出处。
审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电路
    +关注

    关注

    173

    文章

    5979

    浏览量

    173128
  • asic
    +关注

    关注

    34

    文章

    1206

    浏览量

    120859
  • 缓冲器
    +关注

    关注

    6

    文章

    1974

    浏览量

    45706

原文标题:技术干货|如何使用 Hi-Z 缓冲器简化 AFE 设计

文章出处:【微信号:德州仪器,微信公众号:tisemi】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    如何使用 Hi-Z 缓冲器简化AFE设计

    BUF802等集成式Hi-Z缓冲器有助于解决基于复合环路实施的复杂难题。BUF802的集成保护功能(如输入/输出钳位)有助于保护信号中的后续级,减少过驱恢复时间和输入电容,并提高系统
    发表于 01-25 14:11 2110次阅读
    如何使用 <b class='flag-5'>Hi-Z</b> <b class='flag-5'>缓冲器</b><b class='flag-5'>简化</b>AFE设计

    使用Hi-Z缓冲器简化模拟前端

    为了可靠地捕获高频信号和快速瞬态脉冲,示波器和有源探头等宽带数据采集系统需要高性能模拟前端 (AFE) 信号
    的头像 发表于 02-08 10:16 3044次阅读

    使用Hi-Z缓冲器简化AFE设计的教程

    增加设计复杂性。这两种方案还需要在性能和成本方面进行权衡:分立式实施比ASIC成本低,但不符合性能等级的要求。图1:具有精密放大器模拟前端的分立式
    发表于 11-03 07:56

    缓冲器,缓冲器是什么?

    缓冲器,缓冲器是什么? buffer   中文译名: 缓冲缓冲器缓冲液  解释:1、 电信设备。在数据传输中,用来弥补不同数据处
    发表于 03-08 13:30 2517次阅读

    缓冲器,缓冲器基本原理是什么?

    缓冲器,缓冲器基本原理是什么? 最基本线路构成的门电路存在着抗干扰性能差和不对称等缺点。为了克服这些缺点,可以在输出或输
    发表于 09-03 19:10 9565次阅读

    现代DAC和DAC缓冲器有助于提升系统性能简化设计

    现代DAC和DAC缓冲器有助于提升系统性能简化设计
    发表于 01-04 17:50 0次下载

    LME49610高性能、高保真、高电流音频缓冲器

    LME49610是一种高性能、低失真、高保真的250mA音频缓冲器
    发表于 05-17 09:23 11次下载
    LME49610<b class='flag-5'>高性能</b>、高保真、高电流音频<b class='flag-5'>缓冲器</b>

    HMC7043:高性能、3.2 GHz、14输出扇出缓冲器数据表

    HMC7043:高性能、3.2 GHz、14输出扇出缓冲器数据表
    发表于 04-28 18:55 14次下载
    HMC7043:<b class='flag-5'>高性能</b>、3.2 GHz、14输出扇出<b class='flag-5'>缓冲器</b>数据表

    探讨与全新BUF802 Hi-Z缓冲器单芯片设计

    本文将探讨与全新BUF802 Hi-Z缓冲器单芯片实施相比,分立式缓冲器复合环路实施存在的设计难题。
    的头像 发表于 02-11 11:58 3765次阅读
    探讨与全新BUF802 <b class='flag-5'>Hi-Z</b><b class='flag-5'>缓冲器</b>单芯片设计

    使用Hi-Z缓冲器简化高性能模拟前端设计

    为了可靠地捕获高频信号和快速瞬态脉冲,示波器和有源探头等宽带宽数据采集系统需要满足以下要求的高性能模拟前端(AFE)信号
    的头像 发表于 02-15 10:46 1811次阅读
    使用<b class='flag-5'>Hi-Z</b><b class='flag-5'>缓冲器</b><b class='flag-5'>简化</b><b class='flag-5'>高性能</b><b class='flag-5'>模拟</b><b class='flag-5'>前端</b>设计

    什么是时钟缓冲器(Buffer)?时钟缓冲器(Buffer)参数解析

    的扇出型缓冲器,是一种将一路时钟源信号通过频率复制生成多路时钟信号的器件,通常时钟缓冲器还兼具有时钟分配,格式转换和电平转换的功能。 对于需要多路时钟
    发表于 10-18 18:36 2.7w次阅读
    什么是时钟<b class='flag-5'>缓冲器</b>(Buffer)?时钟<b class='flag-5'>缓冲器</b>(Buffer)参数解析

    如何使用Hi-Z缓冲器简化AFE设计

    如何使用Hi-Z缓冲器简化AFE设计
    发表于 10-28 11:59 0次下载
    如何使用<b class='flag-5'>Hi-Z</b><b class='flag-5'>缓冲器</b><b class='flag-5'>简化</b>AFE设计

    集成式Hi-Z缓冲器助力于解决复合环路实施的复杂难题

    集成式Hi-Z缓冲器助力于解决复合环路实施的复杂难题
    的头像 发表于 12-22 17:48 785次阅读
    集成式<b class='flag-5'>Hi-Z</b><b class='flag-5'>缓冲器</b>助力于解决复合环路实施的复杂难题

    rc缓冲器的原理和作用

    RC缓冲器是一种利用电阻(R)和电容(C)组合来控制或改变电路中信号的电路。它的主要功能是对信号进行整形、延时、滤波或降低噪声等。RC缓冲器
    的头像 发表于 06-09 11:17 1961次阅读
    rc<b class='flag-5'>缓冲器</b>的原理和作用

    缓冲器是干嘛的

    缓冲器是干嘛的 缓冲器是一种广泛应用于电子、电气、通信、计算机、自动化控制等领域的电子元件。它的作用是在电路中起到稳定电压、电流、信号等参数的作用,以保证电路的正常工作和性能。本文将详
    的头像 发表于 06-10 16:06 5637次阅读