0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何减小稳压器所带来的电磁干扰

h1654155149.6853 来源:电子工程世界 作者:电子工程世界 2022-03-30 13:42 次阅读

保证高效和紧凑的设计同时遵守国际无线电干扰特别委员会 (CISPR) 等组织提出的严格电磁干扰 (EMI) 要求是一项挑战。因此,元件的选择成为了设计过程的关键。与大多数设计决策一样,在不同组件之间进行选择几乎总是归结为基于您最关键设计目标的权衡评估。以高效及良好的热性能著称的buck稳压器,通常不被视为降低电磁干扰候选项。幸运的是,您有多种选择来降低此类稳压器产生的EMI。幸运的是,仍然有多种措施用以减少这类稳压器所带来的电磁干扰。图1为buck稳压器的示意图。

404b50c8-afd1-11ec-aa7f-dac502259ad0.png

图1. Buck稳压器示意图

电路板布局注意事项

当设计必须符合EMI要求时,除了选择适当的无源元件值以确保功能设计之外,电路板布局应该是进行设计时需要考虑的首要因素。有两个buck稳压器电路板布局通用规则可将电磁干扰降至最低:

使输入电容器和自举电容器尽可能地靠近集成电路的VIN和GND引脚,以最大限度地减少高瞬态电流 (di/dt) 环路面积;

通过最小化开关节点的面积来最小化高瞬态电压 (dv/dt) 节点的表面积。

集成输入电容器

在EMI要求限制之下进行开关稳压器的设计时,减小高瞬态电流环路的面积非常重要。在buck稳压器中,需要从EMI的角度考虑输入电压对地环路。buck稳压器通过开启和关闭与电源的开关器件将较高的直流电压降为较低的电压,从而在高压侧产生MOSFET电流,如图 2 所示。

40602cf0-afd1-11ec-aa7f-dac502259ad0.png

图2. Buck稳压器作用下的输入电流变化

MOSFET快速开启和关闭,产生由输入电容器提供的非常尖锐且几乎不连续的电流。诸如TI的3-A LMQ66430-Q1和6-A LMQ61460-Q1 36V buck稳压器,在封装内集成高频输入电容器,从而实现了输入电流环路面积的最小化。减小输入电流回路面积会导致输入端的寄生电感更小,从而减少电磁能量的输出。

集成自举电容

需要考虑的另一个高瞬态电流环路就是自举电容环路。自举电容负责在开关器件导通期间为高压侧MOSFET栅极提供驱动。内部电路在关断期间对该电容器重新充电。高压侧MOSFET的源极连接至开关节点而不是GND。将自举电容连接到MOSFET的源极引脚可确保栅源电压 (VGS) 足够高以开启MOSFET。对于大多数buck稳压器,必须在电路板上留出一些可用的开关节点区域来连接自举电容器,尽管这在最小化开关节点以减少EMI过程中只会收到适得其反的效果。在封装内集成自举电容的LMQ66430-Q1不仅遵循之前提到的两个规则,同时还减少了对外部组件的需求。

总结

在严格的EMI要求下保持结构紧凑的电源设计实现起来可能很困难。带有集成电容器的buck稳压器可以使符合EMI要求的设计实现起来更容易,同时还有助于减少整体外部组件的数量。

原文标题:干货 | buck稳压器如何降低电磁干扰和节省电路板空间

文章出处:【微信公众号:电子工程世界】欢迎添加关注!文章转载请注明出处。

审核编辑:彭菁
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电容器
    +关注

    关注

    64

    文章

    6217

    浏览量

    99534
  • 稳压器
    +关注

    关注

    24

    文章

    4223

    浏览量

    93760
  • 电磁干扰
    +关注

    关注

    36

    文章

    2312

    浏览量

    105391

原文标题:干货 | buck稳压器如何降低电磁干扰和节省电路板空间

文章出处:【微信号:电子工程世界,微信公众号:电子工程世界】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    开关稳压器的EMI解决方案

    随着人们对能量效率要求的提高,越来越多产品在设计时开始采用开关稳压器以取代线性稳压器。使用多个开关稳压器的电源系统日渐普及,而伴随着稳压器数目的增加,
    发表于 10-18 11:33 1396次阅读
    开关<b class='flag-5'>稳压器</b>的EMI解决方案

    减小电磁干扰的印刷电路板设计原则

    减小电磁干扰的印刷电路板设计原则印刷电路板PCB 的一般布局原则在一些相对难懂的文件中得到总结一些原则是特殊适用于微控制的然而这些原则却被试图应用到所有的现代CMOS 集成电路上这个
    发表于 07-13 11:35

    线性稳压器与开关稳压器的比较

    线性电压稳压器的优点: 简单输出纹波电压低出色的 line和负载稳压 ;对负载和 line的变化响应迅速 ;电磁干扰 (EMI)低。  缺点:效率低 ;如果需要冷却设备,则要求较大的空
    发表于 07-09 12:07

    非隔离稳压模块电源与三端稳压器的主要区别

    供电;而非隔离稳压模块电源工作时还产生一定的电磁辐射,输出波纹比较高,常用于抗干扰比较强的电子设备。三端稳压器对电网没有电磁
    发表于 08-04 13:55

    PCB设计减小电磁干扰的措施与原则

    干扰问题。 在电磁干扰的原因,总结出在PCB设计时应考虑的减小电磁干扰的措施与原则。 1 电路板
    发表于 09-19 15:38

    工业传感供电采用线性稳压器还是开关稳压器

    ,因此开关稳压器形状因数较大。必须考虑稳压器开关频率与测量信号频率之间的关系。因此,转换的布局更加关键。设计不良的开关稳压器会提高本底噪声,并产生不必要的
    发表于 10-10 10:20

    工业传感供电用线性稳压器还是开关稳压器

    开关频率与测量信号频率之间的关系。因此,转换的布局更加关键。设计不良的开关稳压器会提高本底噪声,并产生不必要的电磁兼容性(EMC),将会干扰小型信号的检测。幸运的是,我们目前提供了集
    发表于 11-11 07:08

    如何减小稳压器尺寸?

    如果减小稳压器尺寸也如此简单就好了。但在大多数情况下,可用的电路板空间总是不够容纳所有的部件,有限的空间需要承载更多的特性和功能。高集成度和摩尔定律在减小设备尺寸方面非常有效,但对于直流(DC/DC
    发表于 11-16 07:21

    并联谐振型电磁稳压器

    并联谐振型电磁稳压器:如下图,在LX两端并上一个电容C,即组成了图2-31这种并联谐振型电磁稳压器
    发表于 10-20 21:55 1183次阅读
    并联谐振型<b class='flag-5'>电磁</b><b class='flag-5'>稳压器</b>

    串联谐振型电磁稳压器

    串联谐振型电磁稳压器
    发表于 10-20 22:03 539次阅读
    串联谐振型<b class='flag-5'>电磁</b><b class='flag-5'>稳压器</b>

    非同小可:如何减小稳压器尺寸

    如果减小稳压器尺寸也如此简单就好了。但在大多数情况下,可用的电路板空间总是不够容纳所有的部件,有限的空间需要承载更多的特性和功能。
    发表于 06-08 14:47 1203次阅读

    电磁干扰μ模块稳压器

    电磁干扰μ模块稳压器
    发表于 04-21 17:27 1次下载
    低<b class='flag-5'>电磁</b><b class='flag-5'>干扰</b>μ模块<b class='flag-5'>稳压器</b>

    微型高效单片稳压器为先进的SoC和μ处理供电,采用静音开关2技术实现低电磁干扰

    微型高效单片稳压器为先进的SoC和μ处理供电,采用静音开关2技术实现低电磁干扰
    发表于 05-27 12:43 2次下载
    微型高效单片<b class='flag-5'>稳压器</b>为先进的SoC和μ处理<b class='flag-5'>器</b>供电,采用静音开关2技术实现低<b class='flag-5'>电磁</b><b class='flag-5'>干扰</b>

    电路设计中减小电磁干扰的去耦电容

    电路的设计中存在很多 电磁干扰(EMI) 问题, 去耦电容 的应用场景就是减小电磁干扰,这一过程衍生出了另一个概念——
    的头像 发表于 10-21 16:22 1402次阅读

    非同小可:如何减小稳压器尺寸

    非同小可:如何减小稳压器尺寸
    发表于 11-02 08:16 0次下载
    非同小可:如何<b class='flag-5'>减小</b><b class='flag-5'>稳压器</b>尺寸