0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

一种使用连续时间Σ-Δ型转换器优化信号链的新型方法

21克888 来源:厂商供稿 作者:Benjamin Reiss 2022-05-09 11:54 次阅读

问题:

为何应考虑使用CTSD ADC来改善我的信号链设计?


答案:

相比传统架构,CTSD拓扑能够优化信号链。

当今许多应用要求小尺寸,同时保持同样的性能。开发人员经常面临如何实现这一目标的问题并且经常要做出妥协。举例来说,通过牺牲噪声性能或精度来减小尺寸。本文探讨使用连续时间Σ-Δ型(CTSD)转换器优化设计、降低物料(BOM)成本和减小尺寸的新型方法。

要让所需的传感器或信号达到最佳效果,必须保证信号链中的所有元件配合出色。从传感器到模数转换器(ADC)通常使用几个分立元件。除了传感器和ADC,还经常使用仪表放大器、ADC驱动器、基准电压源缓冲器和滤波器。尤其要注意的是,ADC驱动器的选择和滤波器设计通常是造成误差的来源,但这两项通常会被低估。

图1.(A) 离散时间ADC拓扑,(b) 连续时间Σ-Δ型转换器,(c) 通过开关电容输入级的电荷注入反冲

图2.DTSD和CTSD的尺寸对比,显示使用CTSD ADC可以明显减小尺寸


优化设计、降低BOM成本并减小尺寸的一种方法是使用μModule®器件。这些器件是高度集成的解决方案,包含转换器、缓冲器和无源组件。采用这种新型CTSD技术,就可以直接驱动ADC,无需将放大器用作缓冲器。此外,这种新拓扑还可以简化滤波器设计。图1显示传统的离散时间ADC (DT-ADC)和CTSD转换器之间的区别。与传统设计相比,CTSD设计可以将尺寸缩减68%。

在传统的DT-ADC(例如SAR ADC或Σ-Δ ADC)中,会使用开关电容拓扑。ADC和参考输入端就是这种情况。这会使“采样”和“保持”两个阶段之间出现差分。它们分别对应“保持”电容的充电和放电。所以,由于寄生特性(电荷注入反冲),必须提供足够电流,以便进行充电、放电以及电荷吸收。许多传感器无法提供如此高的电流,因此需要进行缓冲。除了此功能之外,驱动器的速度还必须足够快(建立时间短,摆率高),以便解决“采样”阶段(参见图1c)结束时稳定输出,从而避免给目标信号带来更多误差。所以,对ADC驱动器的要求非常高。

CTSD转换器具有阻性输入,可以直接由传感器驱动。如果传感器无法驱动ADC(例如,如果传感器的阻抗非常高),可以插入一个简单的放大器来实现阻抗转换。

CTSD还有一个优势,就是它本身具有抗混叠滤波器(低通滤波器)特性。传统拓扑需要在输入端使用低通滤波器来滤除高频干扰信号。这是因为奈奎斯特准则要求采样速率必须至少为所需信号频率的2倍。如果采样速率过低,可能会出现混叠,导致干扰噪声进入信号。对于CTSD转换器本身的抗混叠滤波器特性,一种解释是:采样不是发生在调制器输入端,而是发生在环路滤波器之后。

结论

CTSD拓扑为优化信号链提供了传统架构之外的另一种新的解决方案。此外,如果非常注重上市时间、BOM或尺寸因素,那么AD4134等ADC产品将会是一个非常不错的选择。它们具有阻性输入且本身自带滤波器属性,可以帮助简化和优化许多设计。在许多应用中,可以无需使用ADC驱动器、滤波器设计中的无源组件和基准电压源缓冲器。《模拟对话》刊登了有关该主题的系列文章,详细阐述了上述优势以及许多其他特性。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 转换器
    +关注

    关注

    27

    文章

    8600

    浏览量

    146680
  • adc
    adc
    +关注

    关注

    98

    文章

    6388

    浏览量

    543728
  • 信号链
    +关注

    关注

    0

    文章

    199

    浏览量

    29790
收藏 人收藏

    评论

    相关推荐

    如何使用连续时间Σ-ΔADC,简化信号来解决采样问题

    相关的信号失调误差和漂移问题。进而可缩小解决方案尺寸,简化设计,并改善系统的相位匹配和整体延迟。 本文还将连续时间转换器与离散
    的头像 发表于 12-30 17:06 4250次阅读
    如何使用<b class='flag-5'>连续</b><b class='flag-5'>时间</b>Σ-ΔADC,简化<b class='flag-5'>信号</b><b class='flag-5'>链</b>来解决采样问题

    两个转换器同步方法和整合多个转换器

    校正时序不匹配;另外一种使用通常称为时间戳的方法。记住,这两种方法都是AD9625设计部分的JESD204B子类1的特性。在本文中,时间
    发表于 09-03 14:48

    信号基础知识之模拟:数字转换器

    若干数字领域专用的术语。这些概念形成模数转换的基础并且依赖于数字化信号所采用的方法。有必要理解的是:对模拟信号的数字表示是一种近似。模拟
    发表于 09-26 10:14

    绝缘反激式转换器的基础:不连续模式和连续模式

    ,关键词中的“↑”和“↓”分别代表“上升”和“下降”。连续模式工作在开关ON时的整流二极管反向恢复时间(trr)* 中流向反向电流,并因反向电流而产生损耗。使用低电压的开关DC/DC转换器时,整流二极管
    发表于 11-27 17:00

    降压转换器的基本工作及不连续模式和续模式

    考虑、决定。此次的设计案例使用不连续模式。关键要点:・降压转换器的工作有连续模式和不连续模式两。・DC/DC
    发表于 11-30 11:39

    LTC1265:一种新型高效单片式降压转换器

    DN105-LTC1265:一种新型高效单片式降压转换器
    发表于 06-03 08:21

    分享一种电磁流量计信号转换器的校验设计方法

    求大佬分享一种基于电磁流量计信号转换器的校验设计方法研究
    发表于 04-07 06:31

    一种通过反馈引脚动态控制DC/DC转换器输出电压的通用方法

    都不提供。在这篇博客文章中,我将讨论一种通过反馈引脚动态控制 DC/DC 转换器输出电压的通用方法。COT 转换器非常适合可变输出电压应用,因为输出电压变化不会影响
    发表于 11-23 07:44

    一种使用增益校准技术的_时间数字转换器

    一种使用增益校准技术的_时间数字转换器
    发表于 01-07 20:49 0次下载

    一种基于FPGA的时钟相移时间数字转换器_王巍

    一种基于FPGA的时钟相移时间数字转换器_王巍
    发表于 01-07 22:23 2次下载

    一种基于AIT2139的视频转换器设计

    关键词:AIT2139 , 视频转换器 AIT2139是一种单片晶控全数字视频信号处理文章在介绍视频转换芯片AIT2139的基础上,给出了
    发表于 11-05 11:04 283次阅读

    转换器(converter)是指将一种信号转换成另一种信号的装置

    转换器(converter)是指将一种信号转换成另一种信号的装置。
    的头像 发表于 07-02 08:25 6095次阅读

    一种双输出PWM电流模式控制的DCDC转换器的设计

    一种双输出PWM电流模式控制的DCDC转换器的设计(电源技术发展新趋势,新技术)-该文档为一种双输出PWM电流模式控制的DCDC
    发表于 09-22 12:31 26次下载
    <b class='flag-5'>一种</b>双输出PWM<b class='flag-5'>型</b>电流模式控制的DCDC<b class='flag-5'>转换器</b>的设计

    利用连续时间Σ-Δ转换器优化信号的全新更好方法

    当今的许多应用需要更小的外形尺寸,但仍需要相同的性能。开发人员经常面临如何实现这点的问题,并经常妥协。例如,可以通过牺牲噪声性能或精度来减小外形尺寸。本文探讨了使用连续时间Σ-Δ(CTSD)
    发表于 02-15 10:47 337次阅读

    简单认识双积分A/D转换器

    双积分A/D转换器一种重要的模拟到数字转换器(Analog-to-Digital Converter,简称A/D转换器),它采用独特的双
    的头像 发表于 09-06 16:22 568次阅读