0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何防止频率混叠以及Delta-Sigma (Σ-Δ) ADC抗混叠模拟前端设计

得捷电子DigiKey 来源:得捷电子DigiKey 作者:得捷电子DigiKey 2022-05-12 11:45 次阅读

有时我们会发现,通过ADC测出来的信号,在实际PCB电路上找不到源头。这有可能是你的ADC抗混叠模拟前段设计出了问题。

本文从频率混叠的发生机制出发,总结出如何防止频率混叠以及Delta-Sigma (Σ-Δ) ADC抗混叠模拟前端设计上需要注意的要点。

频率混叠

我们举一个实例来看什么是频率混叠: 如下图,fs为采样频率,fin为信号频率。当fs<2fin,fs=1.3fin时,黑色虚线是实际的信号波形,红色实线为采样得到的波形。我们可以看到采样得到的波形已经脱离实际波形。这就发生了混叠现象。  

c51b1bbc-d1a5-11ec-bce3-dac502259ad0.png

图1:当fs<2fin, 频率混叠发生

假定信号频率fin=900kHz,采样频率fs=1MHz。下图红色正弦波是实际信号,蓝色正弦波是通过ADC采样之后的信号。我们实际看到的混叠频率falias=100kHz。

c5384142-d1a5-11ec-bce3-dac502259ad0.png

图2:时域中,信号频率与混叠频率的关系 (图片来源:TI

根据奈奎斯特采样定律,采样频率至少是信号频率的两倍以上。如果采样频率小于信号频率的两倍就会发生混叠现象。 我们切换到频域,更容易看清这个问题。

c555314e-d1a5-11ec-bce3-dac502259ad0.png

图3:频域中,信号频率与混叠频率的关系 (图片来源于TI)

在频域图里,根据奈奎斯特采样定律,任何大于fs/2的频率信号将会镜像折叠到0到fs/2的频率范围内。当采样频率fs=1MHz时,所有大于500kHz(fs/2)的信号,将会折叠到0到500kHz频率范围内。当信号频率fin=900kHz,这时读取到的混叠信号fa=fs-fin=1MHz-900kHz=100kHz。

如何防止频率混叠?

加一些外围电路(滤波器),可以把产生频率混叠的一些频率滤除,从而防止频率混叠。

c5a5c30c-d1a5-11ec-bce3-dac502259ad0.png

图4:频域中的目标信号与噪声信号 (图片来源:TI)

如上图,在频域范围内,蓝色是我们想要采集的信号频率,绿色和红色都是我们不希望的噪声信号频率。 我们以Σ-Δ ADC举例,Σ-Δ ADC是一种目前使用最为普遍的高精度ADC结构。(什么是Σ-Δ ADC?请参考下面文章:浅谈Delta-Sigma(Σ-Δ) ADC原理) 一般Σ-Δ ADC会自带数字滤波。理论上讲,数字滤波器可以滤除截止频率到fs/2内的噪声。如下图灰色部分的频率,将会被数字滤波器滤除。因此,下图绿色部分的噪声信号将被滤除。 根据奈奎斯特采样定律,任何大于fs/2的频率信号将会镜像折叠到0到fs/2的频率范围内。如下图红色部分的噪声会避开数字滤波器,折叠到信号频率附件。

c5c53af2-d1a5-11ec-bce3-dac502259ad0.png

图5:设计数字滤波,滤除不希望的噪声信号 (图片来源:TI)

所以,还要在实际电路中,我们还需要一个外部模拟防混叠滤波器(比如简单的RC滤波器)。如下图红色部分的频率,将会被外部模拟滤波器滤除。当模拟滤波器截止频率=采样频率fs减去数字滤波器截止频率时,那么后面红色部分的噪音信号也会被滤除。

c5e70be6-d1a5-11ec-bce3-dac502259ad0.png

图6:设计外部模拟防混叠滤波器,滤除不希望的噪声信号 (图片来源:TI)

经过数字滤波和模拟滤波双重过滤,在检测范围内,只剩下我们要的目标信号。 对于Σ-Δ ADC,内部有数字滤波器。这个数字滤波器有助于降低外部模拟滤波器的设计要求。在Digi-Key网站上查找Σ-Δ ADC产品,请点击这里>>。

Σ-Δ ADC抗混叠模拟前端设计

真正考虑Σ-Δ ADC抗混叠模拟前端设计的时候,我们不仅要考虑滤波器带宽的问题,还要考虑实际电路中的各种噪声,以及噪声源的特性。比如共模噪声,差模噪声等。

滤除共模噪声与差模噪声

如下图,每根差分线上我们都会有一个一摸一样的RC滤波器结构,用来滤除共模噪声的干扰。

c60a53bc-d1a5-11ec-bce3-dac502259ad0.png

图7:滤除共模噪声与差模噪声 (图片来源于TI)

两个差分线不可能完全一致,电容电阻会有微小的差异,从而引入差模噪声。为了解决这个差模干扰,我们一般会在两路差分信号中跨接一个电容Cdiff。一般Cdiff的容值时Cdm的10倍以上,来降低差模噪声。

差分输入Δ-Σ ADC,抗混叠滤波器如何设计?

低速Δ-Σ ADC通常需要一个简单的单滤波器来减少混叠效应。对于差分信号,滤波器结构通常由两个滤波路径组成:一个差分滤波器(源自两个滤波器电阻RFILTER和差分电容器CDIFF的组合);和一个共模滤波器(源自一个滤波器电阻RFILTER和共模电容器CCM的组合)

c64183a0-d1a5-11ec-bce3-dac502259ad0.png

图8:Delta-Sigma ADC的抗混叠滤波器结构

注意:如果您有一个单端输入,其中 AINN 是接地参考,则滤波器将由RFILTER和CCM组成。但是,设计指南将与下面描述的差分滤波器的设计指南相同。 为了确定上图中每个组件的值,我们将分析分为三个部分会有所帮助:

差分滤波器截止频率应该是多少?

我应该选择多大阻值的滤波电阻器

我应该选择多大容值的差分和共模电容器?

这里不多展开,更详细的资料可以查看下面这篇帖子:

Δ-Σ ADC抗混叠滤波器组件选择

更多ADC模拟前端设计的技术资料,可参考:

模拟基知识 - 第 5 部分:处理SAR ADC输入驱动难题

本文小结

抗混叠设计是ADC模拟前端设计里非常重要的一部分。抗混叠设计,并不能孤立去考虑,而是应该结合ADC类型、实际电路中的各种噪声,系统地去设计。了解频率混叠的发生机制,掌握防止频率混叠方法,才能设计出良好的ADC抗混叠模拟前端。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • adc
    adc
    +关注

    关注

    98

    文章

    6419

    浏览量

    543948
  • PCB电路
    +关注

    关注

    1

    文章

    37

    浏览量

    11084

原文标题:Σ-Δ ADC模拟前端抗混叠设计:应该注意的要点,本文总结全了!

文章出处:【微信号:得捷电子DigiKey,微信公众号:得捷电子DigiKey】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    关于使用Delta-Sigma ADS1278遇到的疑问求解答

    Delta-Sigma ADC模拟输入范围在±2.7V以内,这样外围电路只考虑阻抗匹配问题和
    发表于 11-15 07:45

    delta-sigma DAC的过采样率是如何确定的?

    最近因为要设计音频相关的软件,处理DSD问题,发现一个问题: sigma-delta ADC 中,bit流产生来自于模拟sigma-delta调制器。至于后面的抽取和滤波都搞明白
    发表于 10-28 06:30

    TVP5160滤波器

    电子发烧友网站提供《TVP5160滤波器.pdf》资料免费下载
    发表于 10-08 14:37 0次下载
    TVP5160<b class='flag-5'>抗</b><b class='flag-5'>混</b><b class='flag-5'>叠</b>滤波器

    TVP5150AM1滤波器

    电子发烧友网站提供《TVP5150AM1滤波器.pdf》资料免费下载
    发表于 09-30 11:49 0次下载
    TVP5150AM1<b class='flag-5'>抗</b><b class='flag-5'>混</b><b class='flag-5'>叠</b>滤波器

    TVP5151滤波器

    电子发烧友网站提供《TVP5151滤波器.pdf》资料免费下载
    发表于 09-29 09:55 0次下载
    TVP5151<b class='flag-5'>抗</b><b class='flag-5'>混</b><b class='flag-5'>叠</b>滤波器

    使用精密Delta-Sigma ADC进行RTD断线检测

    电子发烧友网站提供《使用精密Delta-Sigma ADC进行RTD断线检测.pdf》资料免费下载
    发表于 09-23 11:23 0次下载
    使用精密<b class='flag-5'>Delta-Sigma</b> <b class='flag-5'>ADC</b>进行RTD断线检测

    用THS4522作为ADC的有源滤波器可以吗?

    做一个数据采集 用的是ads4522采集的信号为10M一下的宽带信号,ADS4522评估板推荐用THS4509作为ADC的驱动,不知我用THS4522作为ADC的有源
    发表于 09-10 07:41

    想设计10M的低通滤波器,是不是不能用webench?

    想问一下,想设计10M的低通滤波器,是不是不能用webench。
    发表于 09-04 08:04

    图中红色框中是电路,那么这个截止频率应该怎么计算?

    上图是OPA189手册中推荐的一个电路,我的问题是图中红色框中是电路,那么这个截止频率应该怎么计算,我一开始认为计算公式是: f=1/{2*pi*(R1+R2)*C2},后来
    发表于 08-13 07:38

    使用OPA4192设计的模拟滤波,软件仿真得到的截止频率与实际的不符是怎么回事?

    使用OPA4192设计的模拟滤波,使用软件仿真得到的截止频率是60k,但在实际电路中,-3dB点的
    发表于 08-02 09:43

    求助,关于OPA2828设计滤波器的疑惑求解

    1、德州仪器信号链资料里面提到的设计滤波器的阻带频率为Fs(采样率)-信号频率,根据ADC
    发表于 07-30 08:26

    Q值恒定、可同时输出:低通、高通、带通的滤波器电路

    由于传感器、传输路径等因素的影响,使得视频信号噪声信号,由于这些噪声信号的类型相当复杂,目前采用数字滤波方式,这需要大量的DSP芯片。Q值恒定、可同时输出:低通、高通、带通的
    发表于 04-24 22:51

    避免高光谱成像数据中的光谱问题

    高光谱成像技术在农业、环境监测、医学诊断等领域具有广泛的应用前景。然而,光谱是高光谱成像数据分析中常见的问题之一,它会影响数据的解释和应用。光谱指的是不同光谱特征在成像中相互叠
    的头像 发表于 02-27 15:27 755次阅读

    想用AD9467进行射频信号的欠采样处理,如何设计前端的调理电路来保证其和阻抗匹配呢?

    我想用AD9467进行射频信号的欠采样处理,如何设计前端的调理电路来保证其和阻抗匹配呢?前端射频信号是500MHz±5MHz的信号,经
    发表于 12-11 06:14

    高精度SAR模数转换器滤波的考虑因素

    电子发烧友网站提供《高精度SAR模数转换器滤波的考虑因素.pdf》资料免费下载
    发表于 11-23 10:17 0次下载
    高精度SAR模数转换器<b class='flag-5'>抗</b><b class='flag-5'>混</b><b class='flag-5'>叠</b>滤波的考虑因素