0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计中降低EMI和EMC的七个技巧

Torex产品资讯 来源:Torex产品资讯 作者:Torex产品资讯 2022-06-07 10:20 次阅读

电磁兼容性(EMC)及关联的电磁干扰(EMI)历来都需要系统设计工程师擦亮眼睛,在当今电路板设计和元器件封装不断缩小、OEM要求更高速系统的情况下,这两大问题尤其令PCB布局和设计工程师头痛。

EMC与电磁能的产生、传播和接收密切相关,PCB设计中不希望出现EMC。电磁能来自多个源头,它们混合在一起,因此必须特别小心,确保不同的电路、走线、过孔和PCB材料协同工作时,各种信号兼容且不会相互干扰。

另一方面,EMI是由EMC或不想要的电磁能产生的一种破坏性影响。在这种电磁环境下,PCB设计人员必须确保减少电磁能的产生,使干扰最小。

避免在PCB设计中出现电磁问题的7个技巧

技巧1:将PCB接地

降低EMI的一个重要途径是设计PCB接地层。第一步是使PCB电路板总面积内的接地面积尽可能大,这样可以减少发射、串扰和噪声。将每个元器件连接到接地点或接地层时必须特别小心,如果不这样做,就不能充分利用可靠的接地层的中和效果。

一个特别复杂的PCB设计有几个稳定的电压。理想情况下,每个参考电压都有自己对应的接地层。但是,如果接地层太多会增加PCB的制造成本,使价格过高。折衷的办法是在三到五个不同的位置分别使用接地层,每一个接地层可包含多个接地部分。这样不仅控制了电路板的制造成本,同时也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系统十分重要。在多层PCB中,最好有一个可靠的接地层,而不是一个铜平衡块(copper thieving)或散乱的接地层,因为它具有低阻抗,可提供电流通路,是最佳的反向信号源。

为解决多层PCB中的EMC问题,最好有一个可靠的接地层,而不是铜平衡块(copper thieving)或散乱的接地层

信号返回地面的时长也非常重要。信号往返于信号源的时间必须相当,否则会产生类似天线的现象,使辐射的能量成为EMI的一部分。同样,向/从信号源传输电流的走线应尽可能短,如果源路径和返回路径的长度不相等,则会产生接地反弹,这也会产生EMI。

如果信号进出信号源的时间不同步,则会产生类似天线的现象,从而辐射能量,引起EMI

技巧2:区分EMI

由于EMI不同,一个很好的EMC设计规则是将模拟电路和数字电路分开。模拟电路的安培数较高或者说电流较大,应远离高速走线或开关信号。如果可能的话,应使用接地信号保护它们。在多层PCB上,模拟走线的布线应在一个接地层上,而开关走线或高速走线应在另一个接地层。因此,不同特性的信号就分开了。

有时可以用一个低通滤波器来消除与周围走线耦合的高频噪声。滤波器可以抑制噪声,返回稳定的电流。将模拟信号和数字信号的接地层分开很重要。由于模拟电路和数字电路有各自独特的特性,将它们分开至关重要。数字信号应该有数字接地,模拟信号应该终止于模拟接地。

在数字电路设计中,有经验的PCB布局和设计工程师会特别注意高速信号和时钟。在高速情况下,信号和时钟应尽可能短并邻近接地层,因为如前所述,接地层可使串扰、噪声和辐射保持在可控制的范围。

数字信号也应远离电源平面。如果距离很近,就会产生噪声或感应,从而削弱信号。

技巧3:串扰和走线是重点

走线对确保电流的正常流动特别重要。如果电流来自振荡器或其它类似设备,那么让电流与接地层分开,或者不让电流与另一条走线并行,尤其重要。 两个并行的高速信号会产生EMC和EMI,特别是串扰。必须使电阻路径最短,返回电流路径也尽可能短。返回路径走线的长度应与发送走线的长度相同。

对于EMI,一条叫做“侵犯走线”,另一条则是“受害走线”。电感和电容耦合会因为电磁场的存在而影响“受害”走线,从而在“受害走线”上产生正向和反向电流。这样的话,在信号的发送长度和接收长度几乎相等的稳定环境中就会产生纹波。

在一个平衡良好、走线稳定的环境中,感应电流应相互抵消,从而消除串扰。但是,我们身处不完美的世界,这样的事不会发生。因此,我们的目标是必须将所有走线的串扰保持在最小水平。如果使并行走线之间的宽度为走线宽度的两倍,则串扰的影响可降至最低。例如,如果走线宽度为5密耳,则两条并行走线之间的最小距离应为10密耳或更大。

随着新材料和新的元器件不断出现,PCB设计人员还必须继续应对电磁兼容性和干扰问题。

技巧4:去耦电容

去耦电容可减少串扰的不良影响,它们应位于设备的电源引脚和接地引脚之间,这样可以确保交流阻抗较低,减少噪声和串扰。为了在宽频率范围内实现低阻抗,应使用多个去耦电容。

放置去耦电容的一个重要原则是,电容值最小的电容器要尽可能靠近设备,以减少对走线产生电感影响。这一特定的电容器尽可能靠近设备的电源引脚或电源走线,并将电容器的焊盘直接连到过孔或接地层。如果走线较长,请使用多个过孔,使接地阻抗最小。

技巧5:避免90°角

为降低EMI,应避免走线、过孔及其它元器件形成90°角,因为直角会产生辐射。在该角处电容会增加,特性阻抗也会发生变化,导致反射,继而引起EMI。 要避免90°角,走线应至少以两个45°角布线到拐角处。

技巧6:使用过孔需谨慎

在几乎所有PCB布局中,都必须使用过孔在不同层之间提供导电连接。PCB布局工程师需特别小心,因为过孔会产生电感和电容。在某些情况下,它们还会产生反射,因为在走线中制作过孔时,特性阻抗会发生变化。

同样要记住的是,过孔会增加走线长度,需要进行匹配。如果是差分走线,应尽可能避免过孔。如果不能避免,则应在两条走线中都使用过孔,以补偿信号和返回路径中的延迟。

技巧7:电缆和物理屏蔽

承载数字电路和模拟电流的电缆会产生寄生电容和电感,引起很多EMC相关问题。如果使用双绞线电缆,则会保持较低的耦合水平,消除产生的磁场。对于高频信号,必须使用屏蔽电缆,其正面和背面均接地,消除EMI干扰。

物理屏蔽是用金属封装包住整个或部分系统,防止EMI进入PCB电路。这种屏蔽就像是封闭的接地导电容器,可减小天线环路尺寸并吸收EMI。

原文标题:一看就会!如何避免在PCB设计中出现电磁问题?

文章出处:【微信公众号:Torex产品资讯】欢迎添加关注!文章转载请注明出处。

审核编辑:汤梓红
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4317

    文章

    23001

    浏览量

    396209
  • emi
    emi
    +关注

    关注

    53

    文章

    3582

    浏览量

    127340
  • emc
    emc
    +关注

    关注

    169

    文章

    3872

    浏览量

    182859
  • 电磁干扰
    +关注

    关注

    36

    文章

    2285

    浏览量

    105308

原文标题:一看就会!如何避免在PCB设计中出现电磁问题?​

文章出处:【微信号:gh_454737165c13,微信公众号:Torex产品资讯】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    PCBEMC/EMI的设计技巧

    随着 IC 器件集成度的提高、设备的逐步小型化和器件的速度愈来愈高, 电子产品EMI 问题也更加严重。从系统设备 EMC/EMI 设计的观点来看,在设备的
    发表于 11-18 15:02 3次下载

    PCB设计怎么降低EMC

    PCB(印刷电路板)设计降低电磁兼容性(EMC)问题是一至关重要的环节。EMC问题主要涉
    的头像 发表于 10-09 11:47 281次阅读

    电子仪器PCB设计EMC技术的应用

    电子发烧友网站提供《电子仪器PCB设计EMC技术的应用.pdf》资料免费下载
    发表于 09-20 11:26 0次下载

    EMC大揭秘 PCB设计必备指南

    EMC大揭秘 PCB设计必备指南
    的头像 发表于 06-15 16:29 3014次阅读
    <b class='flag-5'>EMC</b>大揭秘 <b class='flag-5'>PCB设计</b>必备指南

    PCB设计EMC有哪些注意事项

    是否满足ESD或者EMI防护设计要求,撇开原理图设计,PCB设计一般需要我们从PCB布局和PCB布线两方面进行审查,接下来为大家介绍关于
    的头像 发表于 06-12 09:49 572次阅读

    这几招教你解决PCB设计的电磁干扰(EMI)问题

    作为电子设计重要组成部分,在PCB设计中出现电磁问题时如何解决呢?本文将从多方面细节探讨问题要点,可以采取以下解决办法来降低或消除电磁干扰(EMI): 1.合理的
    发表于 05-08 14:39 2850次阅读

    高功率PCBEMC的处理与优化策略

    在高功率PCB设计,电磁兼容性(EMC)是一关键问题,它涉及到保证电子设备在各种环境下正常运作,不受电磁干扰(EMI)的影响,同时也不对
    的头像 发表于 01-20 17:10 1132次阅读
    高功率<b class='flag-5'>PCB</b><b class='flag-5'>中</b><b class='flag-5'>EMC</b>的处理与优化策略

    电源EMIEMC有什么区别?

    电源EMIEMC有什么区别? 电源EMIEMC是与电磁干扰相关的两
    的头像 发表于 01-19 11:47 1547次阅读

    EMCPCB设计技巧

    降低EMI的一重要途径是设计PCB接地层。步是使PCB电路板总面积内的接地面积尽可能大,这样可以减少发射、串扰和噪声。将每个元器件连接到接
    发表于 01-16 15:17 367次阅读
    <b class='flag-5'>EMC</b>之<b class='flag-5'>PCB设计</b>技巧

    蓝牙mesh网络的七个特点

    蓝牙mesh网络的七个特点
    的头像 发表于 12-21 11:20 914次阅读
    蓝牙mesh网络的<b class='flag-5'>七个</b>特点

    EMCPCB设计技巧

    的办法是在三到五不同的位置分别使用接地层,每一接地层可包含多个接地部分。这样不仅控制了电路板的制造成本,同时也降低EMIEMC。 如
    发表于 12-19 09:53

    PCB设计EMI传导干扰该如何处理?

    从上面的三要素,我们对EMI的传播路径:空间耦合和传导耦合比较熟悉;我们实际也是重点在运用上述的理论来进行我们的实践指导;在实际进行电路设计时我们PCB的设计也很关键;基本60%的EMC
    发表于 12-18 16:22 415次阅读
    <b class='flag-5'>PCB设计</b><b class='flag-5'>中</b><b class='flag-5'>EMI</b>传导干扰该如何处理?

    EMC/EMI模拟仿真的薄弱环节PCB设计过程实例详解

    PCB设计EMC/EMI主要分析布线网络本身的信号完整性,实际布线网络可能产生的电磁辐射和电磁干扰以及电路板本身抵抗外部电磁干扰的能力,并且依据设计者的要求提出布局和布线时抑制电
    发表于 12-15 16:31 606次阅读

    提高电路板EMC能力PCB设计和布线方法

    提高电路板EMC能力PCB设计和布线方法
    的头像 发表于 12-07 15:36 878次阅读
    提高电路板<b class='flag-5'>EMC</b>能力<b class='flag-5'>PCB设计</b>和布线方法

    避免PCB设计中出现EMCEMI的9技巧

    EMC是电磁兼容的简称。PCB EMC 是电路板在其电磁环境工作而不会对周围的其他设备产生难以忍受的电磁干扰的能力。
    的头像 发表于 11-27 15:41 2247次阅读